找回密码
 注册
关于网站域名变更的通知
查看: 1072|回复: 10
打印 上一主题 下一主题

新手关于上升时间的疑问,希望高手们看看,谢谢了

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-11-12 16:32 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
      本人菜鸟呀,最近在看喜好完整性方面的书籍,了解到是 信号的上升时间 引起了 信号完整性的问题,而不是频率,开始没有理解,看了一些论坛的帖子,有点眉目了,我有几点理解,大家看看对吗?0 e" y  q3 z2 ^) @
4 s7 r8 C- k" V& I! p3 B" T! n' ?' ~' ^6 M
    1.信号的上升时间限制了信号的最高频率。* E5 V1 Y, t' i& r- J
) Y4 ], \! d  }/ s0 @( D
    2.如果一个器件发出的信号的上升时间很短很短,比如它发出了一个1GHZ的方波信号,并且在一个电路板上引起了信号完整性的问题,如果我用它发出一个1HZ的方波信号,由于上升时间相同,所以也会在该电路板上引起信号完整性问题,是这样吗?9 R3 O0 H1 R% U
/ W  m0 E7 E# P* e7 G' ]9 Y2 I8 \
    3.如果是上面这样的话,即使我设计一个51单片机开发板,只要用到了上面的那种上升时间很短的器件,我也要用高速电路设计的知识去设计电路板咯?2 A5 M9 u* [4 D$ C

! Y* j1 q$ Q7 ^- [" w" N    {:soso_e132:} {:soso_e132:}

该用户从未签到

2#
发表于 2012-11-12 16:54 | 只看该作者
基本正确
  • TA的每日心情
    开心
    2019-11-20 15:24
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2012-11-13 07:44 | 只看该作者
    书上是这么说的,说什么走线延时不能超出多少的上升时间,要不就会产生相关的效应

    该用户从未签到

    4#
    发表于 2012-11-13 09:47 | 只看该作者
    你的问题问的不错,说明你至少有大本的理论水平,而且正在从迷茫期向开窍期转变。说说我的看法吧:5 G4 @/ R3 s4 G2 J
    1. 应该是上升沿和下降沿;我见过有芯片是下降沿快过上升沿的;
    ' X# ~" Q; y, x2. 基本正确,不过你的例子太极端;这样说吧,100MHZ和1Ghz所引起的串扰实际上和频率没什么关系,而是和上升沿,下降沿有关;但如果很慢,比如10Mhz,那就不会有什么串扰;! B1 b0 k( S6 l; L; a: E& B
    3. 所以,由2,可以知道,如果频率走得很低,也可以不用高速电路来做;但养成良好的高速电路设计规范是很有必要的。; N$ P/ p  u7 C
    ! V' R& |9 g: `! O
    希望我的回复对你有所帮助,希望你早日渡过"迷茫期"。

    该用户从未签到

    5#
    发表于 2012-11-13 16:15 | 只看该作者
    part99 发表于 2012-11-13 09:47
    % y7 o: d, A; e' I% P  }# }1 N! y; A你的问题问的不错,说明你至少有大本的理论水平,而且正在从迷茫期向开窍期转变。说说我的看法吧:
    : n6 z1 x% D9 Y1. 应该 ...
    " L" d5 B1 p1 v) f! u, U! O
    楼上的说法有点问题吧?!9 M" k. \, I) T- R# d
    之所以很多完整性分析的书籍资料都表述成“高速电路设计”,而不是“高频电路设计”,就是因为在低速板(如100MHz)上也存在高速信号完整性问题。高频差不多都是高速电路,因为在高频电路中,信号的上升沿基本都很快;而低速板上也存在高速信号问题,就是因为信号的上升时间导致的。- `6 u" M5 r: R5 q- F3 s
    建议各位学习高速电路设计的同志们看看电磁学,因为在高速电路板上信号不再是沿着你设计的走线而走,更多的是以电磁波的形式传播。所以在高速电路中,反射、串扰等SI问题与信号的上升沿关系很密切!

    该用户从未签到

    6#
    发表于 2012-11-13 16:18 | 只看该作者
    5楼正确,鉴定完毕!

    该用户从未签到

    7#
    发表于 2012-11-13 17:01 | 只看该作者
    SI这块挺复杂的,不是三言两语能讲清楚的,楼主可以这样去理解!!!

    该用户从未签到

    8#
    发表于 2012-12-19 11:46 | 只看该作者
    楼主所的不错,所以我们在选择时钟芯片时候尽量选择上升沿比较缓一点的。
    ' ~$ }4 y7 ?) C9 [# l在高速电路中,时钟上升沿可能过快,一般都预留一个电容位置,该电容可以起到减缓时钟上升速度。

    该用户从未签到

    9#
    发表于 2012-12-19 13:17 | 只看该作者
    所有的信号传输(包括电源)情况都可以在现实生活中找到近似的实例,比较常用的类比就是管道效应(或水渠效应),水在渠中流,根据流速与渠道方向不同,会有反射、叠加、上冲、下冲,这和信号在PCB走线中传输是类似的。。。从本质上讲,信号在线路中传输与水在管道中传输是一样的。。。

    该用户从未签到

    10#
    发表于 2013-1-20 18:57 | 只看该作者
    xanthecrab 发表于 2012-11-13 16:15 ; a- j7 u2 h& F+ _* u
    楼上的说法有点问题吧?!
    , A4 g8 z" Y5 h2 e: x  R& R# A之所以很多完整性分析的书籍资料都表述成“高速电路设计”,而不是“高频电路 ...

    & B+ b) C( k- v/ ]恩 是这样的,而且上升时间是和芯片的制造工艺有关吧,现在即使频率不高的芯片也可能有很短的上升时间。

    该用户从未签到

    11#
    发表于 2013-1-24 19:35 | 只看该作者
    都是高手,鉴定完毕
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-26 09:47 , Processed in 0.125000 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表