TA的每日心情 | 开心 2023-8-24 15:07 |
---|
签到天数: 137 天 [LV.7]常住居民III
|
本帖最后由 ifisong01 于 2024-11-8 15:55 编辑
9 i! {9 A& ? |5 x% ^2 \4 V u! N* ^7 U! N% z& q. b
allegro PCB editor下加载skill load "all2layout.il" (必须有环境变量:AEX_BIN_ROOT=D:\Cadence\SPB_Data\pcbenv,并复制mentor XENTP2409\SDD_HOME\translators\skill_scripts下的所有文件到Cadence\SPB_Data\pcbenv中)- N% k' h* X3 \2 b8 d
t8 f# X/ |8 x/ c" s' L; }5 t, k+ a
后,命令栏输入:all2layout
. @2 ]$ _/ L8 n+ @) o* k+ z初步转换完成
4 R3 C; g- r; K9 ~; a& D9 r. N8 k打开Siemens EBS CMD 2409,窗口内输入all2layout.exe 确定. [& K* V% K! V q! Y+ h* r
在转换窗口查找allegro导出的 aexoutput源文件夹
5 l8 X( I# t+ j& W4 P+ j1 B输出文件夹同上(随意)
9 ~ V3 O3 @& L* _' J/ }- X* O此时,PCB文件就转换成功。(该文件可直接用Layout 2409,或者低版本的EX等打开)
0 Z4 D5 x, K1 c- Z; F5 i) C. V! @1 N! K
3 X# y) N. f" i: P, d# I
打开Layout 2409(该方法可直接正标orcad原理图,只是反标没找到)* d* J% t( _( h6 ~: c3 _ g
打开转换的pcb文件,在设置集成栏配置orcad,添加该PCB使用的orcad网络源文件夹(同allegro源网络文档)# C( n. }5 P: h, v. e2 \
回到设计界面,打开集成里面的项目整合(编辑指定lmc库和aexoutput下的kyn文件)
% ?. k. R! k# m; Q& g, B检查无误,点击志向标注......& l, S; ?: e# j+ B
提示正标完成。此时allegro PCB在Layout 2409下就完整打开,和orcad原理图正标1 Z- J# t3 M& T4 E' H; q" i4 n
4 `' \" ~" ~9 Y% t) L3 ?
注意:在编辑时可增加导入orcad所设置的规则文档,也可不加,增加后自动转为xp规则,可编辑) Y( d& H% v1 g( v% n
$ }) t! I \# J# [* j, v
1 o5 m6 c5 v% c |
|