找回密码
 注册
关于网站域名变更的通知
查看: 120|回复: 0
打印 上一主题 下一主题

分析电路电阻端接的作用

[复制链接]

该用户从未签到

跳转到指定楼层
1#
 楼主| 发表于 2024-5-20 17:37 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
电路为什么需要端接?
众所周知,电路中如果阻抗不连续,就会造成信号的反射,引起上冲下冲、振铃等信号失真,严重影响信号质量。所以在进行电路设计的时候阻抗匹配是很重要的考虑因素。
8 f* r/ l" x. T6 A
对我们的 PCB 走线进行阻抗控制已经不是什么高深的技术了,基本上是每个硬件工程师必备的基本能力。但在具体电路中,只考虑走线的阻抗还不够。实际电路都是由发送端、连线和接收端共同组成的。我们希望做到的是整个链路的阻抗都一致。但是实际电路中很难做到这一点,一般发送端的输出阻抗会比较小,而接收端的输入阻抗又很高,那么要处理好这对矛盾,端接就成为一种很自然的手段。因此,端接的本质依然是阻抗匹配,这个是进行 PCB 设计的重中之重。
% o5 b2 y1 |1 G/ |! [: Y
常见的端接方式有下面几种:串联端接、并联端接、戴维宁端接和 RC 网络端接。

! J, ^" }; g5 u* J$ M" G
下面就简单介绍一下几种端接方式的区别和优缺点。
  S( W$ C' g, g

1 s. _% ?- W1 L. h/ ](1) 串联端接
, m5 ~) E3 |2 }这是我们最容易想到也最常用的一种端接方式。发送端的输出阻抗比较小,那么我们在电路上直接串联一个电阻,使得输出阻抗加上电阻阻值的总阻抗等于传输线阻抗,这样就能保证阻抗的连续性,减小信号的反射。串联端接实现比较简单,缺点也比较明显。由于线路中串联了电阻,会影响信号的上升时间,这在高速电路中可能会引起问题。另外由于电阻的分压,使得发送端输出减小。串联端接的电阻要放在尽量靠近发送端的位置,以便能发挥更好的作用。

8 X+ e  Z5 F6 ~1 e6 G" `4 D
(2) 并联端接
% k: W, C  e4 b( v# o% H当接收端的输入阻抗比较大时,我们可以考虑在接收端并联端接一个电阻到地或者到电源。电阻的阻值等于走线的特征阻抗。通过这种方式实现阻抗匹配。这种方式和串联端接一样简单易行,缺点是会消耗直流功率。上拉的时候能提高驱动能力,下拉的时候能提高对电流的吸收能力。

' B3 [0 T$ z# O. r- {- _7 ~! `
(3) 戴维宁端接/ P  P6 t$ {! d: Y9 P2 I! z& J
戴维宁端接就是采用上拉电阻和下拉电阻来共同组成端接电路,使得戴维宁等效阻抗等于传输线的特征阻抗以实现阻抗匹配。戴维宁端接的优点是上拉电阻和下拉电阻都能用来吸收反射,在电路上没有信号的时候,还能够为电路提供一个直流电平,适合总线应用。但是缺点也很明显,那就是由于电阻的存在,在电源和地之间存在直流通路,直流功耗较大。

  E& J0 ]" E& J5 o# x
(4) RC 网络端接) S* h/ P( }4 u* b
RC 网络端接是并联端接的升级版,就是在并联到地的电阻下面再增加一颗电容。这样既能够和并联端接一样减小反射,同时由于电容的存在隔离了直流,减小了直流功耗。当然缺点也很明显,RC 电路的时间常数会影响信号的上升时间,在高速电路使用中要仔细计算。

" b3 K2 q% m# `+ Z
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-11 22:15 , Processed in 0.078125 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表