TA的每日心情 | 衰 2024-12-30 15:17 |
---|
签到天数: 150 天 [LV.7]常住居民III
|
本帖最后由 EagleJi 于 2024-1-4 17:16 编辑 7 B! J, P& }7 Q$ Q) e" b; @- Y" {4 [1 P
% t5 g! l& U6 C5 o; ], _4 C, u
我有个快捷的方式,你首先找到建这个库的时候产生的device文件,为txt格式,不会建库的问你们建库工程师要。然后在logic--part logic 里面找到这个器件,在device下面把原来的文件名删掉,换成你们建库的这个名称的文件。记得文件要放在你当前brd的文档下面。
& a- f5 T' c1 T1 m然后点击modify--apply. 等待一会儿后点击OK 关闭。0 Q9 M4 t; _# f& q# B8 w6 b" t
: {, }" U8 c* ~* L* F
然后在place--swap-- pins 可以自由换pin, 你可以根据你自己要的走线方式来自由换pin, 记得自己要确认好交换的规则。
2 O9 X, J3 Y" g( X然后一边换pin 一边接线,等线接完,pin 也就换好了。5 k3 C: x9 k1 @6 {! r5 W6 g
/ @ h" C; z) c最后show comps 可以得到整个器件的管脚名字和信号名字的弹窗。直接复制其中的信息给到电子去改原理图即可。
, u+ W9 K, r E1 u: c# Q/ t' U; R+ ^" t+ ]; b* F2 v' k
也可以反导到原理图中,直接修改原理图。但是需要电子工程师检查是否由于你的误操作导致哪些不能换的管脚被更改。
0 E( b& B% M9 \) U
& N3 b0 ]2 [/ i! ^$ v* b最后,一个CPLD的交换,之前基本上是一周做一个。但是用这个方法,从0开始走线到换管脚结束,基本上可以做到3天一个。
( {- P( W+ Y1 ?. @. u3 h( d希望对你有帮助。
- \- m. m; r; r1 ~: ]& X5 R |
|