找回密码
 注册
关于网站域名变更的通知
查看: 2777|回复: 4
打印 上一主题 下一主题

50欧姆的阻抗线误差过大?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-6-22 21:32 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
50欧姆的阻抗线误差过大对板子影响大不大?& P% B) G7 @/ y8 I. y
要设计一个板子跑1G的主频,板子上的DDR3有些单端信号要做50欧姆阻抗线,原设计是误差+/-10%,但线路板厂说只能做到55欧姆误差+/-10%,请教各位大人,不知这样对板子的性能影响大不大?

该用户从未签到

2#
发表于 2012-6-23 00:22 | 只看该作者
可通过调整介质厚度或阻抗线宽来达到50欧姆的阻抗要求的.

该用户从未签到

3#
 楼主| 发表于 2012-6-23 19:06 | 只看该作者
liuyian2011 发表于 2012-6-23 00:22
+ }9 j3 Q7 H; k# X& R4 J可通过调整介质厚度或阻抗线宽来达到50欧姆的阻抗要求的.

2 z' T! i4 h$ |& i2 t; p2 ^' g: ]这位兄台答非所问,我问的是阻抗线误差过大对电路的影响,我也知道调整介质厚度或阻抗线宽可以改变走线的阻抗.有没懂的人,麻烦给个答案.

该用户从未签到

4#
发表于 2012-6-25 11:17 | 只看该作者
407449801 发表于 2012-6-23 19:06
  y" c- M! g6 B1 Y' K% U# D这位兄台答非所问,我问的是阻抗线误差过大对电路的影响,我也知道调整介质厚度或阻抗线宽可以改变走线的阻 ...
, K. m5 ]; {+ P; B" c
ddr3的阻抗可以适当的放宽,在40欧姆~60欧姆之间都是可以的!

该用户从未签到

5#
 楼主| 发表于 2012-6-26 18:55 | 只看该作者
rx_78gp02a 发表于 2012-6-25 11:17
+ E( o% k0 J/ |, o# Y# }3 ~ddr3的阻抗可以适当的放宽,在40欧姆~60欧姆之间都是可以的!

) I; c- C/ p$ a3 s/ J) {了解,多谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-9 01:03 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表