(IsDifferentialPair And (Name = 'D_V_TX1')) - 定义网络名称为“D_V_TX1”的差分对
(IsDifferentialPair And (Name Like 'D')) -* 定义所有网络名以字母“D”开头的差分对使用差分对向导定义规则在PCB面板差分对编辑器中点击Rule Wizard按钮可通过向导的形式对设计规则进行设置。注意在此创建的规则的辖域是在点击Rule Wizard按钮前所选中的对象,如果一对差分对被选中,则设计规则的辖域是一对差分对,如果是一个差分对的类被选中,设计规则的辖域就是该差分对的类。( W6 O7 i! N p* R. P
差分对布线差分对布线是一对进行的,也就是对两个网络同时布线。对差分对进行布线,可从菜单中选取Place » Differential Pair Routing 或通过鼠标右键菜单调出差分对布线工具。此时将提示用户选取布线对象,点击差分对的任意一个网络开始布线。下图所示为差分对布线。 ) A+ r; ?% `8 t( a: z' P6 u9 w9 `
差分对布线中使用的是遇到第一个障碍停止或忽略障碍的交互式布线模式,使用SHIFT+R快捷键进行循环切换。差分对布线和交互式布线有部分相同的快捷键。使用数字小键盘中的 * 键进行换层。按 5 快捷键来循环可能的过孔模式。按 Shift+F1 快捷键来显示所有可能的快捷键。! S8 ^9 h! n8 I+ D- { 5 _( d. I2 d A' C( U, I- tDifferential pairs are routed simultaneously. ! g! G! I1 j# N0 m0 j6 m" m( Z3 W; O5 K9 V" H 应用差分对指示器通过添加一个差分对指示器到覆盖区指示器的边框,您可以快速创建基于覆盖区内的差分网络的差分对。# v M" E8 M4 b. R; T+ X- j4 V8 L! a ; a) T. T2 h! L8 Q5 _& T6 d
快速地基于覆盖区中捕获到的差分网络来创建差分对 * Y5 w: U9 G8 E包括管脚交换的FPGA设计中全面的差分对支持现代的FPGA,即使在一些廉价的产品中也提供大量的管脚供用户配置成差分对。为了便于设计工作的开展,altium Designer在FPGA和PCB设计中都对基于FPGA的差分对整合作全面的支持。4 H/ F% `* t' }6 V5 {
在FPGA设计中,可以把单一的网络定义到差分I/O上,如LVDS标准,这样软件就会把一对物理网络映射到PCB设计中。这个过程用户可以通过FPGA Signal Manager进行控制。设计编译器同样可以确定管脚是否在PCB设计中用作差分对并正确映射到FPGA器件中。 7 S! t) ^8 T3 _0 d& h4 g4 [+ u差分对中对信号完整性的支持Altium Designer的信号完整性分析提供对差分对仿真的全面支持。在FPGA管脚中使用LVDS标准能确保运用正确的信号完整性模型。 ; n8 Z9 }& p& _ ) W# Y3 h1 l% O