找回密码
 注册
关于网站域名变更的通知
查看: 5413|回复: 21
打印 上一主题 下一主题

Protel to Allegro方法详解

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-7-5 16:53 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
随着PCB设计的复杂程度和高速PCB设计需求的不断增加,越来越多的PCB设计者、设计团队选择cadence的设计平台和工具。但是,由于没有protel数据到Cadence数据直接转换工具,长期以来如何将现有的基于Protel平台的设计数据转化到Cadence平台上来一直是处于平台转化期的设计者所面临的难题。9 e& l' n6 ?. L) Z6 g
  在长期实际的基础上,结合现有工具的特点,提供一种将Protel原理图、PCB转化到Cadence平台上的方法。6 p  z% w8 _1 h

" @3 r7 r5 c) s  m1. 使用的工具
, b0 D5 p+ q) i$ Ra) Protel DXP SP2- v" Q! v1 O8 N& _) x8 w
b) Cadence Design Systems, Inc. Capture CIS! T. f: l; R# S5 M) U; U9 N
c) Cadence Design Systems, Inc. orcad Layout5 N2 f& A6 \8 h
d) Cadence Design Systems, Inc. Layout2allegro0 x, h# B- c3 W( Z/ f# y
e) Cadence Design Systems, Inc. Allegro6 F" i; {0 Z% C( g" {" @
f) Cadence Design Systems, Inc. Specctra
9 n$ ], U+ Y1 x" Z! }: B; x/ r1 e" s6 i% v4 `$ U
2. Protel 原理图到Cadence Design Systems, Inc. Capture CIS) c9 K$ ?1 }  k6 F2 K' n4 K
在Protel原理图的转化上我们可以利用Protel DXP SP2的新功能来实现。通过这一功能我们可以直接将Protel的原理图转化到Capture CIS中。
$ B; _" U# C( O这里,我们仅提出几点通过实践总结出来的注意事项。' I& V. ^; x" R& P

$ v' F" m$ H! _3 W% E: f& t7 R1) Protel DXP在输出Capture DSN文件的时候,没有输出封装信息,在Capture中我们会看到所以元件的PCB Footprint属性都是空的。这就需要我们手工为元件添加封装信息,这也是整个转化过程中最耗时的工作。在添加封装信息时要注意保持与Protel PCB设计中的封装一致性,以及Cadence在封装命名上的限制。例如一个电阻,在Protel中的封装为AXIAL0.4,在后面介绍的封装库的转化中,将被修改为AXIAL04,这是由于Cadence不允许封装名中出现“.”;再比如DB9接插件的封装在Protel中为DB9RA/F,将会被改为DB9RAF。因此我们在Capture中给元件添加封装信息时,要考虑到这些命名的改变。7 ?2 T* V# S; S% x" R

' e/ o6 _' c  y3 X1 N) f2) 一些器件的隐藏管脚或管脚号在转化过程中会丢失,需要在Capture中使用库编辑的方法添加上来。通常易丢失管脚号的器件时电阻电容等离散器件。# u  K0 [) A" e) J' l
$ _$ h) P$ k- }% S4 _
3) 在层次化设计中,模块之间连接的总线需要在Capture中命名。即使在Protel中已经在父设计中对这样的总线命名了,还是要在Capture中重新来过,以确保连接。
% U; `/ s! X9 H5 c. G7 p& V' t. n, w) Q2 {. l3 ^6 O
4) 对于一个封装中有多个部分的器件,要注意修改其位号。例如一个74ls00,在protel中使用其中的两个门,位号为U8A,U8B。这样的信息在转化中会丢失,需要重新添加。) r, K# ~/ N9 d& j1 K6 m" R
基本上注意到上述几点,借助Protel DXP,我们就可以将Protel的原理图转化到Capture中。进一步推广,这也为现有的Protel原理图符号库转化到Capture提供了一个途径。; W: D" R- `; O: F- V. e* B( O. }

! f+ F* }% L$ N; Q* {3. Protel 封装库的转化
* |- {; C1 v1 N长期使用Protel作PCB设计,我们总会积累一个庞大的经过实践检验的Protel封装库,当设计平台转换时,如何保留这个封装库总是令人头痛。这里,我们将使用Orcad Layout,和免费的Cadence工具Layout2allegro来完成这项工作。' A8 x% l! X( W3 F9 X6 l$ c

0 {2 r( M: A  }# W1) 在Protel中将PCB封装放置到一张空的PCB中,并将这个PCB文件用Protel PCB 2.8 ASCII的格式输出出来;, A% L- ~7 O+ s0 I& Y4 q& Y
2) 使用Orcad Layout导入这个Protel PCB 2.8 ASCII文件;# A2 G7 f% [; j$ ^1 N$ X
3) 使用Layout2allegro将生成的Layout MAX文件转化为Allegro的BRD文件;, q9 N! K) }0 [( q
4) 接下来,我们使用Allegro的Export功能将封装库,焊盘库输出出来,就完成了Protel封装库到Allegro转化。
0 F  ~" [$ g+ j4 R. m2 o! I! `' R/ c  V/ s. g7 e
4. Protel PCB到Allegro的转化! }6 e1 V) D4 N' G$ W) s
有了前面两步的基础,我们就可以进行Protel PCB到Allegro的转化了。这个转化过程更确切的说是一个设计重现过程,我们将在Allegro中重现Protel PCB的布局和布线。
$ ^3 _3 O( t7 n0 M7 `8 d
! g  p" ~% ~& B3 C1) 将第二步Capture生成的Allegro格式的网表传递到Allegro BRD中,作为我们重现工作的起点;# z; k8 I" n; v1 I, |* ]
2) 首先,我们要重现器件布局。在Protel中输出Place & Pick文件,这个文件中包含了完整的器件位置,旋转角度和放置层的信息。我们通过简单的手工修改,就可以将它转化为Allegro的Placement文件。在Allegro中导入这个Placement文件,我们就可以得到布局了。8 ]4 T. f1 y% i. b( d- d" |" s
3) 布线信息的恢复,要使用Specctra作为桥梁。首先,从Protel中输出包含布线信息的Specctra DSN文件。对于这个DSN文件我们要注意以下2点:+ a) t+ \5 Y2 A: V, |
4) Protel中的层命名与Allegro中有所区别,要注意使用文本编辑器作适当的修改,例如Protel中顶层底层分别为Toplayer和Bottomlayer,而在Allegro中这两层曾称为TOP和BOTTOM;
7 P  Z# m- k7 b* a5) 注意在Specctra中查看过孔的定义,并添加到Allegro的规则中。在allegro中定义过孔从Specctra中输出布线信息,可以使用session, wires, 和route文件,建议使用route文件,然后将布线信息导入到我们以及重现布局的Allegro PCB中,就完成了我们从Protel PCB到Allegro BRD的转化工作。
  b' {0 H( E! g! I! k$ i- `/ ^8 OProtel到Allegro转化的方法
* _! U& r& b- R' w/ l
+ X8 ^- D1 N0 E当今IT产业的发展日新月异,对硬件设备的要求也越来越高,硬件设计师们面临如何设计高速高密度PCB的难题。常言道,工欲善其事,必先利其器,这也是越来越多的设计师放弃低端的PCB设计工具,进而选择Cadence等公司提供的高性能PCB EDA软件的原因。 % ]' k' S6 k1 s0 F; L: i: K! k
  但是这种变革必然会带来这样或那样的问题。由于接触和使用较早等原因,国内的Protel用户为数众多,他们在选择Cadence高速PCB解决方案的同时,都面临着如何将手头的Protel设计移植到Cadence PCB设计软件中的问题。
/ K$ L# g& T) r" D- A  在这个过程当中碰到的问题大致可分为两种:一是设计不很复杂,设计师只想借助Cadence CCT的强大自动布线功能完成布线工作;二是设计复杂,设计师需要借助信噪分析工具来对设计进行信噪仿真,设置线网的布线拓扑结构等工作。4 V/ |, {) T& P- z) u; X
  对于第一种情况,要做的转化工作比较简单,可以使用Protel或Cadence提供的Protel到CCT的转换工具来完成这一工作。对于第二种情况,要做的工作相对复杂一些,下面将这种转化的方法作一简单的介绍。
( x1 s% d; g, a! J/ N  Cadence信噪分析工具的分析对象是Cadence Allegro的brd文件,而Allegro可以读入合乎其要求的第三方网表,Protel输出的Telexis格式的网表满足Allegro对第三方网表的要求,这样就可以将Protel文件注入Allegro。
" O5 O0 c! n# a" C0 x/ q  这里有两点请读者注意。首先,Allegro第三方网表在$PACKAGE段不允许有“.”;其次,在Protel中,我们用BasName[0:N]的形式表示总线,用BasName[x]表示总线中的一根信号,Allegro第三方网表中总线中的一根信号的表示形式为Bas NameX,读者可以通过直接修改Protel输出的Telexis网表的方法解决这些问题。' X0 O- N# g* N# j
  Allegro在注入第三方网表时还需要每种类型器件的设备描述文件Device.txt文件,它的格式如下:) ], b& V( }5 B3 z! Q2 y
Package: package type
( C! K1 f, i: A8 g3 m) q- HClass: classtype
% l1 W; a" d. Y  J1 ]9 k- yPincount: total pinnumber5 v/ j' v' T# K
Pinused: ...
+ }: A% G; m% i8 w# j  其中常用的是PACKAGE,CLASS,PINCOUNT这几项。PACKAGE描述了器件的封装,但Allegro在注入网表时会用网表中的PACKAGE项而忽略设备描述文件中的这一项。CLASS确定器件的类型,以便信噪分折,Cadence将器件分为IC,IO,DISCRETE三类。PINCOUNT说明器件的管脚数目。对于大多数器件,Device.txt文件中包含有这三项就足够了。& k. y6 r: m* m; Q
  有了第三方网表和设备描述文件,我们就可以将Protel中原理图设计以网表的形式代入到Cadence PCB设计软件中,接下来,设计师就可以借助Cadence PCB软件在高速高密度PCB设计方面的强大功能完成自己的设计。7 `8 o" P$ [5 {/ h
  如果已经在Protel作了PCB布局的工作,Allegro的script功能可以将Protel中的布局在Allegro中重现出来。在Protel中,设计师可以输出一个Place & Pick文件,这个文件中包含了每个器件的位置、旋转角度和放在PCB顶层还是底层等信息,可以通过这个文件很方便的生成一个Allegro的script文件,在Allegro中执行这个script就能够重现Protel中的布局了,下面给出了完成Place & Pick文件到Allegro Script文件转化的C++代码,笔者使用这段代码,仅用了数分钟就将一个用户有800多个器件的PCB板布局在Allegro重现出来。
! I8 v% q* b/ ^* P. d" e3 D$ sFILE *fp1, *fp2;
) x3 J- s9 p" V1 s::AfxMessageBox("hello");, ~* v0 J1 E( c, C# q1 L
fp1=fopen("pick.txt", "rt");
4 H# c. a# j6 o! u, \8 kif (fp1==NULL) ::AfxMessageBox("Can not open the file!!!");8 \6 ?5 q* L6 V9 Q0 }# F! B
fp2=fopen("place.txt","wt");
3 r) l6 E" l! l% u# f( Tif (fp2==NULL) ::AfxMessageBox("Can not create the file!!!");
3 L5 |8 z" n) G# jchar refdes[5], Pattern[5];
% y: P( J/ S  u- Xfloat midx,midy,refx,refy,padx,pady,rotation;
& {. X6 \; X! E# l, fchar tb[1];" v0 D# e9 f! z# Z1 Y: }
char tmp='"';
* c3 Y6 r  Y- }* t6 B0 T: _1 `fprintf(fp2,"%s\n", "# Allegro script");
: h9 C3 W. f, a+ N4 efprintf(fp2,"%s\n", "version 13.6");1 y, s* e4 w6 X2 O: _# S
fprintf(fp2,"%s\n", "place refdes");
: u8 d; r8 \4 \# m, Q+ @$ @2 j* s& Lwhile (!feof(fp1)) {
; z- I* j" m, xfscanf(fp1,"%s", refdes);
. }4 V3 B3 Z9 X! P* Tfscanf(fp1,"%s", Pattern);! y& s& v3 d* R+ y3 X- ^
fscanf(fp1,"%f", &midx);
  g% q. M3 K' [% ?# U0 pfscanf(fp1,"%f", &midy);# H% j* y2 s. \* G- k$ S
fscanf(fp1,"%f", &refx);
$ _4 ^- z* ^+ i! c) c! M* |, Ifscanf(fp1,"%f", &refy);$ x: H6 ^% e; {/ J
fscanf(fp1,"%f", &padx);
# x) V. r$ ^" ?- Xfscanf(fp1,"%f", &pady);/ q8 C1 K- B  l& S: n  [
fscanf(fp1,"%s", tb);
( \( D+ a+ N* xfscanf(fp1,"%f", &rotation);$ [7 Y, Q5 p) U; c0 a$ K
fprintf(fp2, "fillin %c%s%c \n",tmp,refdes,tmp);" n" y4 M5 u. g
if (rotation!=0) {6 F9 |. V. U6 d2 ~; z3 P
fprintf(fp2, "rotate\n");
/ ?- q0 |0 [6 X( h  r; m/ Efprintf(fp2, "iangle %f\n", rotation);) c9 ]* I9 m6 L0 x. j
};
5 ~$ G/ g  ^5 P: v: m! \8 Xchar yy=tb[0];. g# J3 J* B4 V' R
if (yy!='T') fprintf(fp2, "pop mirror\n");1 W  }! m0 S' p, t( A
fprintf(fp2, "pick %f %f \n", padx,pady);
0 v% E4 f1 u: h1 \4 ?) k5 c' wfprintf(fp2, "next \n");4 w; B) I( V5 T
};
' k! H2 r9 K9 efprintf(fp2, "done");
  V; ]: w6 ]& U. v5 Z4 _fclose(fp1);, I, r: z7 M5 p# x
fclose(fp2);" p2 E. I  |8 h2 o6 V" V: H' N2 v
希望能对读者的设计工作有所帮助。
头像被屏蔽

该用户从未签到

2#
发表于 2008-7-7 18:14 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

该用户从未签到

3#
发表于 2008-7-9 09:31 | 只看该作者
PCB设计的软件太多了

该用户从未签到

4#
发表于 2008-7-10 12:36 | 只看该作者

如果只有一家的话那我们就买不起了,也用不起了,% L. d; |. j! O( i
总得有竟争的

该用户从未签到

5#
发表于 2009-8-5 10:58 | 只看该作者
Protel 封装库的转化中protel to allegro的软件打开没反应的,转化不了啊。我弄了好久,那软件不行。谁弄过啊

该用户从未签到

6#
发表于 2009-8-7 11:20 | 只看该作者
这个方法不错,不知道有没有试验过的兄弟,效果如何

该用户从未签到

7#
发表于 2009-8-10 19:58 | 只看该作者
太麻烦了!!!

该用户从未签到

8#
发表于 2009-8-11 16:17 | 只看该作者
太麻烦了,而且容易出些不易察觉的小错误,还不如重新画一遍呢,顺便熟悉以下,练练手.

该用户从未签到

9#
发表于 2009-8-12 09:08 | 只看该作者
是啊,太麻烦了。

该用户从未签到

10#
发表于 2009-8-13 10:11 | 只看该作者
是我的话先把protel转pads再转allegro

该用户从未签到

11#
发表于 2009-8-13 18:34 | 只看该作者
是呀我也感觉到过于麻烦了

该用户从未签到

12#
发表于 2009-9-22 11:47 | 只看该作者
是呀感觉上是过于麻烦了,要是有不用对原理图操作直接导PCB的方法就好了。

该用户从未签到

13#
发表于 2009-9-22 14:38 | 只看该作者
1# xiebill
: d$ J8 t, H8 C' c
7 F3 n% y2 v* V/ G* L楼主知不知道有没有ORCAD原理图转protel的软件啊,知道的话告诉我一声,感谢了。

该用户从未签到

14#
发表于 2009-9-24 10:08 | 只看该作者
好复杂啊
  • TA的每日心情
    奋斗
    2022-7-27 15:32
  • 签到天数: 6 天

    [LV.2]偶尔看看I

    15#
    发表于 2009-10-9 11:08 | 只看该作者
    看着都好复杂啊
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-2 11:22 , Processed in 0.093750 second(s), 25 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表