找回密码
 注册
关于网站域名变更的通知
查看: 2063|回复: 15
打印 上一主题 下一主题

叠层问题,请指教!!!!!!!!!!!!!!!!!!!!!!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-3-27 15:25 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
叠层需求是3个高速层 ,2个PWR PLANE。请问,下面叠层是否合适呀? 具体参数后续调整,目前先确定下面这个叠层有啥缺点没,适合制作不。
8 B5 w( J8 A3 }/ L先谢谢大侠们了 ~~
1 a& L, p' S& w; P# {TOP; u+ T, \; r& Q3 x: A
L2_GND, y- i" ]* O% ?+ E' d/ t
L3
6 f- }1 o' x5 X9 P$ O# }  s) lL4_GND+ l0 i! m* n, b8 D9 U
L5% K, i! e: F% l* z; Y/ [' a' U
L6_PWR0 S% V, H: ^* s/ z( \
L7_PWR
  R; j: L5 c; D; P4 ?L8
% N3 X$ `1 Z- k1 lL9_GND- i, ?) ?8 L% t
BOTTOM

点评

10层太浪费了。 高速线对GND 层电源层 参考来计算阻抗匹配,的所谓叠层结构,关键就是每一层高速线靠近的参考层 之间的距离控制,在距离一丁点条件下根据阻抗设置线宽间距  发表于 2012-6-8 03:15

该用户从未签到

2#
发表于 2012-3-27 15:33 | 只看该作者
sgspsspsgs/ D8 S) B5 ?; e* O$ b
sgsspgssps
( c  _6 D9 x2 V9 r* Osgspsgpsgs6 b+ j" I: w3 o8 K
ssgpsspgss$ u0 V0 G% r& L- Z! R& x; N

该用户从未签到

3#
 楼主| 发表于 2012-3-27 15:35 | 只看该作者
... 求高手出现~

该用户从未签到

4#
发表于 2012-3-27 16:33 | 只看该作者
我还没搞过10层板呢

该用户从未签到

5#
发表于 2012-3-27 16:40 | 只看该作者

该用户从未签到

6#
发表于 2012-3-27 16:41 | 只看该作者
这是别人的例子

该用户从未签到

7#
 楼主| 发表于 2012-3-27 16:48 | 只看该作者
eins_0 发表于 2012-3-27 15:33
2 T+ _* ]- _) A/ Isgspsspsgs4 ~6 e4 |" E* f
sgsspgssps! W( h, Q5 c' A* c. ?% K' g7 U
sgspsgpsgs

; O+ @5 R8 h1 X. }2 H 谢谢~~{:soso_e113:}

该用户从未签到

8#
 楼主| 发表于 2012-3-27 16:49 | 只看该作者
nekita92 发表于 2012-3-27 16:41
! N9 S/ K& x8 `$ @" a% T这是别人的例子
8 I2 Q3 V8 h- s; N
嗯,对称的叠构比较好弄,还是谢谢啦~{:soso_e181:}

该用户从未签到

9#
发表于 2012-3-28 13:47 | 只看该作者
TOP5 P1 ~' @% o% Z" o
GND
) W% z* g  P' n7 uL3
* W; x8 E( l6 h: |  vL4( m. g4 o4 {1 U) g6 L% }, r; I7 g6 `
GND
9 C/ F# O0 Q" C- C, Z  M# WPOWER7 q1 e- r6 O; Y
L7
! G) u# c1 I+ q  wL8; u9 x, ]4 J$ {7 h# f7 S6 x7 O
GND
7 ?2 O# F3 B* z' a, ?. z9 bBOTTOM& I, B+ @. _4 k
L7不要走高速就可以

该用户从未签到

10#
 楼主| 发表于 2012-4-2 12:17 | 只看该作者
qinchenxiaoxiao 发表于 2012-3-28 13:47 3 G7 D- u/ t: U. F+ s4 a+ f
TOP# ?* L0 E" x( J
GND
) ?2 C. {: a/ h8 ~+ A3 VL3

% \- n% y0 j0 m谢谢你的回复, ' Y; s, j( z0 Y5 z1 u$ v9 R5 s" L

4 g( B: y8 O8 V9 d" N- V: u* r不过我这边需要2个pwr plane 哦  ,呵呵。

该用户从未签到

11#
发表于 2012-4-11 18:27 | 只看该作者
两个power层怎么可以放在一起,晕

该用户从未签到

12#
发表于 2012-6-7 11:13 | 只看该作者

# b5 ?; P6 y" r- k% C9 d% t! a请高手多指教,学习了
  • TA的每日心情
    郁闷
    2023-12-19 15:32
  • 签到天数: 230 天

    [LV.7]常住居民III

    13#
    发表于 2012-6-8 10:34 | 只看该作者
    本帖最后由 WZS_PCB 于 2012-6-8 10:36 编辑 $ L% M2 _; T! \" C% \

    3 W1 h& Q  K2 g结构最好对称,可以5,6层做power,这样用一个1盎司铜箔的core增强载流。sgssppgsgs或者sgsgppssgs

    该用户从未签到

    14#
    发表于 2012-6-8 22:12 | 只看该作者
    网上有关于PCB厂家推荐的叠层结构的文章,可以去找找
  • TA的每日心情
    开心
    2025-8-12 15:02
  • 签到天数: 448 天

    [LV.9]以坛为家II

    15#
    发表于 2012-6-9 17:37 | 只看该作者
    像你那个叠构应该没问题啊!走线层都是高速!L5与L8如果有DDR的线最好在power也做上参考的GND
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-21 05:17 , Processed in 0.140625 second(s), 30 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表