找回密码
 注册
关于网站域名变更的通知
查看: 2084|回复: 15
打印 上一主题 下一主题

叠层问题,请指教!!!!!!!!!!!!!!!!!!!!!!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-3-27 15:25 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
叠层需求是3个高速层 ,2个PWR PLANE。请问,下面叠层是否合适呀? 具体参数后续调整,目前先确定下面这个叠层有啥缺点没,适合制作不。
# K6 U9 r7 J/ }3 \+ M1 C% O先谢谢大侠们了 ~~
1 Y8 N  ]8 h/ P% v. K, `TOP
' I- K& C9 Z$ R7 RL2_GND
. L* Z1 T% M3 u3 E: h1 gL3# A, r! m, ^5 p, V: Y* a: `: c
L4_GND! j( ^9 ~2 ]. L0 t
L59 X3 o/ H% w' O2 w' J4 x6 B
L6_PWR  b) D! p5 `! N
L7_PWR+ [5 G* U2 U: p" N. T% l( r
L89 y5 c+ x4 z: P+ W9 W
L9_GND
. P' Z, g  Y. O9 s8 D( dBOTTOM

点评

10层太浪费了。 高速线对GND 层电源层 参考来计算阻抗匹配,的所谓叠层结构,关键就是每一层高速线靠近的参考层 之间的距离控制,在距离一丁点条件下根据阻抗设置线宽间距  发表于 2012-6-8 03:15

该用户从未签到

2#
发表于 2012-3-27 15:33 | 只看该作者
sgspsspsgs3 Y9 Z/ g/ L! e: E% ]- `$ m
sgsspgssps
0 H, i- H. Q) v' dsgspsgpsgs
9 o2 s6 s" \2 assgpsspgss
& _- |" C1 N4 D* p" S0 d! y& M

该用户从未签到

3#
 楼主| 发表于 2012-3-27 15:35 | 只看该作者
... 求高手出现~

该用户从未签到

4#
发表于 2012-3-27 16:33 | 只看该作者
我还没搞过10层板呢

该用户从未签到

5#
发表于 2012-3-27 16:40 | 只看该作者

该用户从未签到

6#
发表于 2012-3-27 16:41 | 只看该作者
这是别人的例子

该用户从未签到

7#
 楼主| 发表于 2012-3-27 16:48 | 只看该作者
eins_0 发表于 2012-3-27 15:33
* ]9 }1 _. b& d0 c. asgspsspsgs
: j: N" M9 K# X, V$ R8 G' B7 Esgsspgssps+ T& f. r1 K+ Y# a8 L% H
sgspsgpsgs
- L4 ]+ T9 q  N2 f
谢谢~~{:soso_e113:}

该用户从未签到

8#
 楼主| 发表于 2012-3-27 16:49 | 只看该作者
nekita92 发表于 2012-3-27 16:41
% W6 U" B0 [3 Q; W$ A这是别人的例子

; F( l9 B. g7 h9 [ 嗯,对称的叠构比较好弄,还是谢谢啦~{:soso_e181:}

该用户从未签到

9#
发表于 2012-3-28 13:47 | 只看该作者
TOP
  O5 C: L# F! f6 N: e7 Y, Z1 [# J. |5 ?! @GND  I+ L4 k) Y. w& E5 x; z/ v$ J
L3
. r+ P0 s- ]6 S0 V9 BL4
3 [- t" f. I1 U4 i9 AGND% ]: ]) U$ c+ i& O6 L7 \% s  x
POWER
& ?( M7 @0 D- l5 G8 t1 JL73 c# {7 I* h; q% Y4 x: y4 Z  i* j
L8
( f7 F" d. X; I/ {/ m4 ?+ DGND
& m8 F5 [  V) eBOTTOM/ L" t: `+ _/ D1 B; P6 E7 X# G
L7不要走高速就可以

该用户从未签到

10#
 楼主| 发表于 2012-4-2 12:17 | 只看该作者
qinchenxiaoxiao 发表于 2012-3-28 13:47
" C% D, N5 K% k0 mTOP7 q8 W4 X$ p. U/ K' K  o
GND
5 k, w* k; x+ j$ oL3
& v( R2 m' `. Q$ U" N: c, I) a5 j
谢谢你的回复, % ^/ C* I3 J+ ]! d" Q: ?
* I6 r& N& C8 N' g$ M' }
不过我这边需要2个pwr plane 哦  ,呵呵。

该用户从未签到

11#
发表于 2012-4-11 18:27 | 只看该作者
两个power层怎么可以放在一起,晕

该用户从未签到

12#
发表于 2012-6-7 11:13 | 只看该作者

  p" A2 W! _0 H: T/ D/ K3 z5 B请高手多指教,学习了
  • TA的每日心情
    郁闷
    2023-12-19 15:32
  • 签到天数: 230 天

    [LV.7]常住居民III

    13#
    发表于 2012-6-8 10:34 | 只看该作者
    本帖最后由 WZS_PCB 于 2012-6-8 10:36 编辑 / y- G; N# j0 v2 s" ?5 Y. @

    : F4 P1 L* Y8 m/ x8 K结构最好对称,可以5,6层做power,这样用一个1盎司铜箔的core增强载流。sgssppgsgs或者sgsgppssgs

    该用户从未签到

    14#
    发表于 2012-6-8 22:12 | 只看该作者
    网上有关于PCB厂家推荐的叠层结构的文章,可以去找找
  • TA的每日心情
    开心
    2025-8-12 15:02
  • 签到天数: 448 天

    [LV.9]以坛为家II

    15#
    发表于 2012-6-9 17:37 | 只看该作者
    像你那个叠构应该没问题啊!走线层都是高速!L5与L8如果有DDR的线最好在power也做上参考的GND
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-9-11 04:01 , Processed in 0.140625 second(s), 30 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表