找回密码
 注册
关于网站域名变更的通知
查看: 2045|回复: 15
打印 上一主题 下一主题

叠层问题,请指教!!!!!!!!!!!!!!!!!!!!!!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-3-27 15:25 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
叠层需求是3个高速层 ,2个PWR PLANE。请问,下面叠层是否合适呀? 具体参数后续调整,目前先确定下面这个叠层有啥缺点没,适合制作不。 1 C2 F/ I' W% `$ l# P9 g
先谢谢大侠们了 ~~
  p) ]  \+ E0 s" u( F1 ?! S; FTOP
+ ]( i* f6 u2 WL2_GND
+ r/ c* G4 @- h0 Z- @( vL3
4 o" P; v3 P" i' i' }1 i0 c5 g2 W7 ZL4_GND: w6 s9 @; H3 L; r+ q4 S  ^
L5) M/ u8 W( }( b1 Q0 P
L6_PWR
2 \0 L( @0 ]7 }$ {" B2 \7 m# nL7_PWR) B: T$ |- G4 i2 J* O
L8
7 K, r: D3 q( A  V. t$ Y# U9 ^5 e5 jL9_GND& J  L# ~% i7 P
BOTTOM

点评

10层太浪费了。 高速线对GND 层电源层 参考来计算阻抗匹配,的所谓叠层结构,关键就是每一层高速线靠近的参考层 之间的距离控制,在距离一丁点条件下根据阻抗设置线宽间距  发表于 2012-6-8 03:15

该用户从未签到

2#
发表于 2012-3-27 15:33 | 只看该作者
sgspsspsgs
) J8 l, r2 p$ ?$ @. Z1 p- [sgsspgssps
% Y* r' _  f8 X5 }9 e) K& Osgspsgpsgs3 r  ?- r: x1 N4 E0 S; {
ssgpsspgss# n2 V) E2 R# |7 i* @! c' _% a

该用户从未签到

3#
 楼主| 发表于 2012-3-27 15:35 | 只看该作者
... 求高手出现~

该用户从未签到

4#
发表于 2012-3-27 16:33 | 只看该作者
我还没搞过10层板呢

该用户从未签到

5#
发表于 2012-3-27 16:40 | 只看该作者

该用户从未签到

6#
发表于 2012-3-27 16:41 | 只看该作者
这是别人的例子

该用户从未签到

7#
 楼主| 发表于 2012-3-27 16:48 | 只看该作者
eins_0 发表于 2012-3-27 15:33 2 v7 l' X, O* J! s5 M9 ?+ A
sgspsspsgs
1 R+ F3 H& i* C, W0 k) Jsgsspgssps+ r" e6 L0 @0 ~4 O
sgspsgpsgs

, ~! f: T+ w& {$ f 谢谢~~{:soso_e113:}

该用户从未签到

8#
 楼主| 发表于 2012-3-27 16:49 | 只看该作者
nekita92 发表于 2012-3-27 16:41
4 s: B5 ~% s$ o( p6 I3 W+ V这是别人的例子
" n8 \/ H6 G% ]/ q
嗯,对称的叠构比较好弄,还是谢谢啦~{:soso_e181:}

该用户从未签到

9#
发表于 2012-3-28 13:47 | 只看该作者
TOP
* L" q0 ^8 [1 s8 YGND* Q. Y0 b' u' e; y$ m+ o5 z% g9 p" ?
L3- j5 z8 P+ d( g' d: j; o2 I
L4
( d5 ?; s- |6 F* a3 ^# _" UGND" A  x7 x- k+ w. v* j; t8 z
POWER6 Q. S9 Y0 O3 U9 \0 b
L7$ z1 a* j/ m) K
L8
5 }& `8 q4 m1 M' d: kGND
$ r; t2 P* }1 ]- h" YBOTTOM& b( D$ C6 `; E" q
L7不要走高速就可以

该用户从未签到

10#
 楼主| 发表于 2012-4-2 12:17 | 只看该作者
qinchenxiaoxiao 发表于 2012-3-28 13:47
2 _7 Y; h/ g" f& iTOP! k" H5 o& F' r. {; M
GND
* L2 {  ^* o) }4 [L3

+ @' u9 b! I1 X5 u1 k$ R. Z! N( ]0 d; _谢谢你的回复, - T0 M3 @2 J6 W! v; p

2 l+ c0 ^& X, b- b1 F不过我这边需要2个pwr plane 哦  ,呵呵。

该用户从未签到

11#
发表于 2012-4-11 18:27 | 只看该作者
两个power层怎么可以放在一起,晕

该用户从未签到

12#
发表于 2012-6-7 11:13 | 只看该作者
' v" W; c! T7 `: y* x" M
请高手多指教,学习了
  • TA的每日心情
    郁闷
    2023-12-19 15:32
  • 签到天数: 230 天

    [LV.7]常住居民III

    13#
    发表于 2012-6-8 10:34 | 只看该作者
    本帖最后由 WZS_PCB 于 2012-6-8 10:36 编辑 8 a6 r8 Q7 u9 A8 p% U- e
      O5 ], b  L! S/ W9 e" C! h( O
    结构最好对称,可以5,6层做power,这样用一个1盎司铜箔的core增强载流。sgssppgsgs或者sgsgppssgs

    该用户从未签到

    14#
    发表于 2012-6-8 22:12 | 只看该作者
    网上有关于PCB厂家推荐的叠层结构的文章,可以去找找
  • TA的每日心情
    开心
    2025-6-13 15:00
  • 签到天数: 422 天

    [LV.9]以坛为家II

    15#
    发表于 2012-6-9 17:37 | 只看该作者
    像你那个叠构应该没问题啊!走线层都是高速!L5与L8如果有DDR的线最好在power也做上参考的GND
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-17 21:28 , Processed in 0.093750 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表