找回密码
 注册
关于网站域名变更的通知
楼主: frankyon
打印 上一主题 下一主题

请各位帮我看看这图的EMC问题!

  [复制链接]

该用户从未签到

16#
发表于 2010-4-29 15:29 | 只看该作者
个人觉得电源滤波没有弄好,电源入口的滤波电容如此摆放起到的滤波效果很不好

该用户从未签到

17#
发表于 2010-5-25 13:50 | 只看该作者
近场芯片上的辐射比较严重很正常,芯片本身就是DDR控制器,时钟和数据线都是从芯片来的,辐射低才不正常呢,楼主需要给出芯片周围的接口都是什么接口,或者至少给出DDR时钟线和数据线的位置,不然很难判断。

该用户从未签到

18#
发表于 2010-7-6 00:33 | 只看该作者
学习了!

该用户从未签到

19#
发表于 2010-7-28 10:16 | 只看该作者
电源线宽为什么不一致?

该用户从未签到

20#
发表于 2010-7-30 18:05 | 只看该作者
回流要看下面的地如何?左上角肯定是电源引起的。右下角估计是信号线回流或者地回流过远造成 的。2 J7 G- R) }8 ]; |- f7 I  o: H. m
你看看频谱大概在那个范围?就知道了。电源干扰不可能频率很高的。。。

该用户从未签到

21#
发表于 2010-8-15 20:16 | 只看该作者
比较早的贴子了/ s" B# d: i0 d
个人感觉是因为底层的电源走线及过孔分割了地引起的,优化方案可以是:
/ R9 z) d6 C& ^1)改变底层的电源走线及过孔的位置,让底层的地可以通畅,回绕尽量小- {. H' i, y; v  u) U3 t( j0 J
2)尽量加粗电源走线
. }: a; z( I& n0 Z5 r& o, I3)DDR的时钟串接电阻可以适量加大,并添加一个小电容到地(10~30PF左右)
$ C# Y) d1 }8 b0 J6 P, O4)四层板改为两层板后,关键信号尽量包地走线,或为关键信号走线组提供相对完整的底层地平面(也可以是顶层包地)

该用户从未签到

22#
发表于 2010-9-17 11:37 | 只看该作者
学习

该用户从未签到

23#
发表于 2010-10-1 22:01 | 只看该作者
晶振能不能再靠近一点主IC,把串联的电阻加大一点,尽量保证底面是地层。而且你的外壳也是铁的,一般EMC都没有问题的吧,至少我之前做的基本都按照这个做法,塑料壳,FCC都能过

该用户从未签到

24#
发表于 2010-10-26 16:26 | 只看该作者
学习了

该用户从未签到

25#
发表于 2010-10-29 11:26 | 只看该作者
学习了,好东西

该用户从未签到

26#
发表于 2010-10-29 12:17 | 只看该作者
学习~~

该用户从未签到

27#
发表于 2010-11-15 15:18 | 只看该作者
学习~~~

该用户从未签到

28#
发表于 2010-11-22 21:37 | 只看该作者
感谢分享,非常受用!

该用户从未签到

29#
发表于 2010-11-29 13:26 | 只看该作者
学习了,本人对EMC了解比较少.希望大家多多指教!!!
2 e& c# E$ ]- ^* H0 B( I% J; n7 T6 H& @

该用户从未签到

30#
发表于 2010-12-7 23:34 | 只看该作者
学习了,谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-25 14:27 , Processed in 0.140625 second(s), 20 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表