找回密码
 注册
关于网站域名变更的通知
查看: 446|回复: 3
打印 上一主题 下一主题

PCB布局,如何减少电磁干扰?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-12-16 10:50 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在 PCB 布局中,如何减少电磁干扰?另外哪些模块应该距离主控制芯片近一点?谢谢!7 \% ~$ K! |: s/ r9 }

该用户从未签到

2#
发表于 2022-12-16 11:28 | 只看该作者
对于主控制器,主要传输数字信号,所以模拟和电源部分应远离控制器;! ^2 b' g* L  f3 q9 u3 X& e
对于减小电磁干扰,需要注意匹配,去耦,布局布线,分层等问题,建议参考一些资料。

该用户从未签到

3#
发表于 2022-12-16 13:26 | 只看该作者
用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电容时,外壳要接地。

该用户从未签到

4#
发表于 2022-12-16 13:35 | 只看该作者
弱信号电路,低频电路周围不要形成电流环路。3 f0 h/ f/ I# S) N  l
信号都不要形成环路,如不可避免,让环路区尽量小。4 o- y/ j$ e# y2 @# _: d
每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-11 07:07 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表