找回密码
 注册
查看: 1232|回复: 7
打印 上一主题 下一主题

DDR2 走蛇形的时候,一定要20mil 的间距吗?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-1-15 23:29 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
DDR2  走蛇形的时候,一定要20mil 的间距吗?

该用户从未签到

2#
发表于 2012-1-31 18:24 | 只看该作者
遵循3W原则,阻抗根据叠层决定了线宽,线宽决定了,那么这个间距就决定了!对你有用的话,给加两分吧!呵呵!

评分

参与人数 1贡献 +2 收起 理由
eeicciee + 2

查看全部评分

该用户从未签到

3#
发表于 2012-2-2 13:06 | 只看该作者
拉开间距主要是为了解决串扰的问题.

该用户从未签到

4#
发表于 2012-2-12 21:37 | 只看该作者
这个20MIL是指线与线之间的间隔吗?还是说蛇形线段之间的间隔呢?

该用户从未签到

5#
发表于 2012-2-12 22:02 | 只看该作者
一切以画得出为原则,3W好4w更好。没有空间时1w都不到也画。
  • TA的每日心情

    2020-7-22 15:08
  • 签到天数: 1 天

    [LV.1]初来乍到

    6#
    发表于 2012-2-14 19:03 | 只看该作者
    规则是死的,人是活的,空间不够就不管什么几W了

    该用户从未签到

    7#
    发表于 2012-2-14 23:44 | 只看该作者
    只要耦合线不长,串扰都没有想象中的大,毕竟是弱耦合

    该用户从未签到

    8#
    发表于 2012-2-15 20:17 | 只看该作者
    3W最好,但再大也没有必要了。但在空间很小的情况下1W也可以,这个是验证过的
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-24 05:09 , Processed in 0.078125 second(s), 25 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表