找回密码
 注册
关于网站域名变更的通知
查看: 2246|回复: 4
打印 上一主题 下一主题

请问大家DDR数据线如何做T型等长,同时满足50R的阻抗?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-1-13 13:09 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
         最近在弄一个6410的板子要跑800M,电路中有两个128M的DDR,网上资料说,DDR的数据线要严格等长布线,同时由于用了两篇DDR,所以要做T型等长,还要做50R的阻抗控制,但是具体PCB中如何实现,例如布局,T型等长,线的长度,和如何做50R的阻抗控制等。
* k6 G* H/ _/ g, G& j0 O7 e         另外时钟线要严格差分等长,同时要做100R的阻抗控制。这个做100R的阻抗也是个疑问?例如时钟线要做多长?
7 \, G  s" N' }; X6 d' ^         本人原来只画过双面板,{:soso_e113:} 大虾不要见笑,所以要请教一下,指点一下我这个菜鸟...{:soso_e183:}

该用户从未签到

2#
发表于 2012-1-13 14:05 | 只看该作者
1、关于阻抗的控制就涉及到好多方面了,线宽 叠层 铜厚等等。。。具体计算可以参考EDA365实验室里的一个阻抗计算工具。
' @+ S! S6 h# \& f( b7 Q, H2、T型等长   两片DDR共用地址、时钟以及控制线,要求T点到两片DDR的长度基本相同,然后再利用T点到CPU间的空间做等长

该用户从未签到

3#
发表于 2012-5-23 01:15 | 只看该作者
DDR 1 2 3 都靠分组(数据组)等长,不是所有先都等长!9 ]9 F" _3 j6 B9 W3 l- @# @
靠分组对应参考平面的控制阻抗。$ H1 P7 c$ R' d/ ^5 ^3 c

该用户从未签到

4#
发表于 2012-5-23 18:04 | 只看该作者
如果能做到DDR的每组的线相互等长那是最好了!如果不能那就照楼上说的,分组等长吧!!再者对CLK线要控制好!!建议还是尊寻3W或者5W去做!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-19 13:42 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表