TA的每日心情 | 开心 2022-1-21 15:08 |
---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
下图是我用multisim仿真的用一个AD8032搭出来的同相加法电路,该电路基本就是以前课本里面学过的,应该没有什么问题,R2=R6=R5, R7=2R1,此情况下,输出应该是两个同相输入之和,但是仿真时却发现,两个同相输入端输入毫伏电压值时比如1mv,输出结果是不对的,并不是两个同相输入端之和,甚至还出现了负值,而两个同相输入端输入值大于毫伏值,比如为1V时,输出结果是正确的,为1.9V,接近2V。, V1 w+ _+ G0 n6 y' Z
* L' A, r9 h3 ?* _8 K0 j! r7 \为什么会有这种差异呢?是我仿真设置不对,还是另有原因?希望高手能分析下,谢谢!
7 |- x9 s# o% K6 `/ ~$ S c5 P2 a6 e2 Y4 n6 k! w
同相端输入1mv,输出结果为负值,并非两者之和,如下,
. o% p: h' W) y/ b7 f4 r6 ^& f. U8 m4 x `, b( K
# ]( m5 K! ]+ T( u& _. S8 d
+ u) H& G4 y* m( }# @& g% U
同相端输入1V,输出结果正确,如下/ k& T6 Z6 f- G# ~0 r9 J7 B
. ?6 B* F2 v4 |; k- f! h% V0 ~# A, M- q2 b6 v( W5 z [- B+ B" s
|
|