找回密码
 注册
关于网站域名变更的通知
查看: 320|回复: 3
打印 上一主题 下一主题

[仿真讨论] 在相对于信号完整性中 rail collapse 这种情况应该如何解释?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-9-30 10:11 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在相对于信号完整性中 rail collapse 这种情况应该如何解释?
: l  V4 T% n/ z6 T

该用户从未签到

2#
发表于 2022-9-30 11:04 | 只看该作者
Rail Collapse对应的概念是Ground Bounce,这两个放在一起比较好理解,当CMOS电路驱动负载时,由于驱动路径中存在杂散自电感(Partial Inductance),Rail Collapse指的是开关器件在切到开通时,负载端瞬时取电,但由于存在Partial Inductance,存在L1*di/dt的压降;Ground Bounce则对应关断过程由于Partial Inductance引起的L2*di/dt的电压抬升。相关概念的定义应该最先由Clayton R. Paul提出来的。可以在IEEE中查找他的文章,题目就是Partial Inductance。
, H3 C" r# ]. ^( Y: m* o

该用户从未签到

3#
发表于 2022-9-30 13:10 | 只看该作者
随着电子、电力电子、电气设备的应用范围越来越广泛,设备运行中产生的高密度、宽频谱的电磁信号充满了整个设备空间,形成了复杂的电磁环境从而造成了电磁干扰等情况。
- v: W, U4 b  o2 I7 D

该用户从未签到

4#
发表于 2022-9-30 14:11 | 只看该作者
通常电源完整性问题主要有两个途径来解决:优化电路板的层叠设计及布局布线和增加去耦电容
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-30 02:14 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表