找回密码
 注册
关于网站域名变更的通知
查看: 448|回复: 6
打印 上一主题 下一主题

[精品合集] EMC分析弄不懂?掌握5个重要属性就够了

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-6-2 14:59 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
有人说过,世界上只有两种电子工程师:经历过电磁干扰的和没有经历过电磁干扰的。
) d% [% D; G" N9 ]# y- ^
伴随着PCB信号频率的提升,电磁兼容设计是我们电子工程师不得不考虑的问题。

4 t/ A1 q- [- J% L4 }' c
8 o2 b1 d# Q4 P+ y& ^  K1 }* l
五个重要属性
) x; P! q; Y$ r5 C) h5 L  Z
面对一个设计,当进行一个产品和设计的EMC分析时,有以下5个重要属性需考虑。
# T8 S  X) Q- e7 u' U3 K& S

& x" y" U4 M9 I0 [6 @! T$ p0 V
1、关键器件尺寸
! z) g' q: _# U: I, j9 ^

7 y3 E1 a5 ~$ [' b  {
产生辐射的发射件的物理尺寸。射频RF)电流将会产生电磁场,该电磁场会通过机壳泄漏而脱离机壳。PCB上的走线长度作为传输路径对射频电流具有直接的影响。
2 @/ C) c* W' `+ N1 \; `
2、阻抗匹配

" z% c- q; I1 n
源和接收器的阻抗,以及两者之间的传输阻抗。
, F( }! \5 N6 L
3、干扰信号的时间特性

$ i- T8 f5 R- Y1 f: ]' B
这个问题是连续(周期信号)事件,还是仅仅存在于特定操作周期。例如,单次事件可能是某次按键操作或者上电干扰,周期性的磁盘驱动操作或网络突发传输)。
! E. C4 e- S5 U% M
4、干扰信号的强度
  m! e7 E; H7 b6 T; i$ Q
源能量级别有多强,并且它产生有害干扰的潜力有多大。

  Z3 A6 ?# x8 Y3 \3 V/ C
5、干扰信号的频率特性
) }4 T2 R" N* @* `# D1 i1 q
使用频谱仪进行波形观察,观察问题出现在频谱的哪个位置,便于找到问题的所在。另外,一些低频电路的设计习惯需要注意。例如,笔者惯用的单点接地对于低频应用是非常适合的,但是和公司大牛聊天,发现不适合于射频信号场合,因为射频信号场合存在更多的EMI问题。

0 F- a/ W, N/ }8 D' i

3 K: m6 C* u0 m+ @% V2 o$ W
相信有些工程师会将单点接地应用到所有产品设计中,而没有认识到使用这种接地方法可能会产生更多或更复杂的电磁兼容问题。
+ B! S9 m5 ]  a; B, r( y. R

. P. e+ _* r2 o0 F5 R8 M9 ?% V& i
其他注意要点
. q4 {' j; A0 ]" ^9 I2 e' l' A
1、电路组件内的电流流向

, H" R) }) y' c2 Z9 x
由电路知识我们知道,电流从电压高的地方流向低的地方,并且电流总是通过一条或更多条路径在一个闭环电路中流动,因此有个很重要的规律:设计一个最小回路。
% E4 n% S& v0 i5 _+ o
针对那些测量到干扰电流的方向,通过修改PCB走线,使其不影响负载或敏感电路。

: A$ C( \! P8 n8 J/ t3 k
那些要求从电源到负载的高阻抗路径的应用,必须考虑返回电流可以流过的所有可能的路径。

! ~" Z) H6 _! e6 O

/ Q) F; ]& [4 h8 ^3 _- b
2、PCB走线

. @  X: ~' t! q# @1 D1 }* T
导线或走线的阻抗包含电阻R和感抗,在高频时有阻抗,没有容抗。当走线频率高于100kHz以上时,导线或走线变成了电感。在音频以上工作的导线或走线可能成为射频天线。

* d" r* r! j# S9 v
在EMC的规范中,不容许导线或走线在某一特定频率的λ/20以下工作(天线的设计长度等于某一特定频率的λ/4或λ/2)。如果不小心设计成那样,那么走线就变成了一根高效能的天线,这让后期的调试变得更加棘手。
; s- V; E- x7 Q  U! y, L" D
$ ]6 [4 e: N) ]) x
PCB布局
, t2 O& a8 E* R& y, {
最后说说PCB的布局问题。
: ]2 }" H8 N1 O0 s
$ U+ @7 j3 p5 W( U: ~* f" Z. Y

; \0 c. x5 S0 o3 E
第一:要考虑PCB的尺寸大小。PCB的尺寸过大时,随着走线的增长使系统抗干扰能力下降,成本增加,而尺寸过小容易引起散热和互扰的问题。

- n) Y- I; B4 L9 I- d: I
第二:再确定特殊元件(如时钟元件)的位置(时钟走线最好周围不铺地和不走在关键信号线的上下,避免干扰)。
( I$ ?& c2 `0 u2 r
第三:依据电路功能,对PCB整体进行布局。在元器件布局上,相关的元器件尽量靠近,这样可以获得较好的抗干扰效果。

* V# \8 e9 L+ ]

8 \. n( Y5 i. O6 V! U7 X* H0 y
# ]; w  |9 W$ T0 |
  • TA的每日心情
    慵懒
    2022-12-26 15:28
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2022-6-2 17:00 | 只看该作者
    合理的布局布线可以降低一些干扰
  • TA的每日心情
    开心
    2025-7-18 15:39
  • 签到天数: 1131 天

    [LV.10]以坛为家III

    6#
    发表于 2022-6-3 15:06 | 只看该作者
    不错不错,写的很有深度和专业,琢磨一下
  • TA的每日心情
    开心
    2024-4-29 15:07
  • 签到天数: 466 天

    [LV.9]以坛为家II

    7#
    发表于 2022-6-3 16:56 | 只看该作者
    :hug::hug::hug::hug:
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-20 03:00 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表