找回密码
 注册
关于网站域名变更的通知
查看: 382|回复: 4
打印 上一主题 下一主题

SPI通讯抗干扰问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-3-10 09:06 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如图所示,A与B之间进行SPI通讯,SPI线上会有相应的小瓷片电容,就我现在的理解,该电容的大小与时钟的频率有关,频率越高,相对来说,容值越小,但是具体如何选择电容,却不是很清楚,还有就是在EMC方面,如何通过改变电阻和电容的大小,提高我的群脉冲抗干扰能力
2 F2 e- r/ s/ {6 F1 c) A

该用户从未签到

推荐
发表于 2022-3-10 09:12 | 只看该作者
emc先不谈,就你这个图中1000pF电容来说,spi能不能干活都是问题。
  • TA的每日心情
    慵懒
    2022-1-21 15:20
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2022-3-10 09:54 | 只看该作者
    应对脉冲群测试,可以串磁珠同时对地加小电容
  • TA的每日心情
    开心
    2022-1-21 15:21
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2022-3-10 10:07 | 只看该作者
    这么大电容在上面,波型全部变掉了!如果接口是OD门的,波型的上升全靠10K对102的充电了。 干扰是无法避免的,关键还是软件上的冗错能力,应该多在数据读写的错 ...

    该用户从未签到

    5#
    发表于 2022-3-10 12:16 | 只看该作者
    33PF都大了,还放个1NF的,
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-27 13:35 , Processed in 0.125000 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表