找回密码
 注册
关于网站域名变更的通知
查看: 1265|回复: 4
打印 上一主题 下一主题

求救!画封装时焊盘与走线重合报错

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2011-9-5 11:14 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如题,在画一些特殊元件封装时,如耦合器、滤波器,因为整个元件除了焊盘还有走线,我把焊盘放在走线的最末端并与走线重合,在导入到PCB后,会报错,我再将焊盘与走线分开,更新至PCB后就不会报错了。这是为什么?

该用户从未签到

2#
 楼主| 发表于 2011-9-6 09:11 | 只看该作者
没人知道这个是什么原因吗?

该用户从未签到

3#
 楼主| 发表于 2011-9-6 09:11 | 只看该作者

该用户从未签到

4#
发表于 2011-9-6 10:36 | 只看该作者
{:soso_e100:}

该用户从未签到

5#
 楼主| 发表于 2011-9-16 15:45 | 只看该作者
+ E4 j5 W7 V3 l; a( q' u
# {/ F* X# q& y8 W' L0 F
我现在知道是什么问题了,就是画封装时异形焊盘的问题,参照论坛上给出的方法,使用design/netlist/configure physical nets后就变成第二张图的样子,这样就改变了管脚属性,使得本就连接的元件变得不连接了。

6.JPG (55.63 KB, 下载次数: 0)

6.JPG
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-3 06:48 , Processed in 0.078125 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表