找回密码
 注册
关于网站域名变更的通知
查看: 458|回复: 3
打印 上一主题 下一主题

PCB根据DFM和DFT准则的优化

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-1-10 13:18 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
8 l8 Z; G1 s4 \; B
优化任何PCB设计都需要大量的精力。在准备生产阶段时,正确的PCB检查至关重要。因此,所有设计人员的目标最终都围绕着增强功能,简化制造和易于测试的目的。为制造而优化PCB涉及彻底分析PCB的潜在改进,并测试可能影响制造的问题。! a2 U! @; P  x( k

7 L0 g9 @' q2 Y合同制造商(CM) 制造设计(DFM)评估制造过程中可能出现的潜在问题的可能性的原则。根据DFM评估PCB的可行性涉及以下初步步骤。
9 L' h" z/ b! z3 t4 ^% B& w! [) o" G3 l2 W- {* E  Z+ W% o: G

* z* |/ S5 v! E: @- `0 a
+ O; o1 x6 Q) [. h& ?0 b5 P制造设计(DFM)评估
0 ~' d' Y* T. S0 R
7 q# J9 F) s; T! i+ a/ q3 D8 m8 @设计审查:您的CM最初收到您的设计数据后,您的设计将获得评估或设计审查。您用于数据传输的格式决定了CM的处理方式。6 `; }! ^% t/ |2 N

/ Z4 m6 r: d8 ]! u- `7 F5 y* L格式评估:如果您的设计使用CAD数据库格式,则它将直接进入工程技术评估。但是,如果使用其他格式,则通常需要导入,这会增加处理时间。事先了解您的CM认为哪些格式可靠或可接受是很重要的。% U1 H8 a( E- i' Z; d6 Q9 C

; Y! A% N. e, a组件评估:您的CM将评估您的物料清单(BOM)确定哪些组件即将达到使用寿命(EOL)或需要更长的交货时间。组件评估的目的是消除不符合建议的制造标准的组件。+ P1 {9 @. J! x

% n+ g7 K1 B: h1 k% f" s5 G. W组件可用性评估:您的CM将列出的组件与主组件数据库进行匹配,该数据库将提供有关实时组件可用性的信息。这些信息会不断更新,并使CM能够针对任何必要的问题提出准确的建议组件更换。如果由于停产(EOL)而与您的组件不存在完全匹配,则CM将使用此数据库来建议适当的功能替换。
- G/ c5 C( R+ K1 p
9 h& f! N- S( ^除了这些初步检查之外,您的CM将评估以下因素,以评估设计的整体可制造性。0 h) ]/ L; j& N" A
( E1 Z' R! O* r. S& y- }# }6 w0 x
评估PCB可制造性的因素# T* z, ^! _2 ]( I
$ F8 h& z5 C6 l+ j+ N6 F
元件间距:将组件放置得太近时,会产生自动拾取和放置的问题,并对测试(夹具)产生不利影响。* G1 J* p1 C+ E1 @: m: I' P  }+ V

5 G) A3 o: v6 F7 k; ]' T- b组件放置(位置和旋转): 元件放置影响PCB设计的各个方面。因此,放置组件的位置和方式也会影响电路板的可焊性。如果较大的分量在波动之前位于较小的分量之前,它将遮挡该分量并可能导致焊点问题。0 w, q9 ^1 D7 j: ?. _4 w
" G6 l! T) D2 N. u9 j; u$ o
焊盘之间缺少阻焊层:由于在组装过程中发生桥接,导致引脚之间短路(电气)。
) n$ F  E5 t8 B8 v" n( D; |5 l" X; b: B/ O5 z1 w/ z* i& U" J
表面贴装垫尺寸不正确:这将导致墓碑。这是诸如电容器或电阻器之类的组件从一端的焊盘部分抬起的时候。4 d: |0 C. K8 Z

; H6 U  N# F7 R  O* K. I7 L酸性陷阱:将迹线成锐角走线会导致从PCB上去除蚀刻化学品时出现问题,从而促进PCB制造 问题。1 N; g. Y5 z" l- D0 w  J$ C9 @  D4 d
( W, u& O" M" {
钻头优化:合并了统一的钻头尺寸,从而减少了使用中的钻头尺寸数量。优化钻头可以降低制造成本。
9 p) X  V9 K& H1 W( @3 E9 D! V  s+ u% w( @5 ]  W1 U: w
除了检查可制造性和功能之外,您的CM还将根据以下原则评估所提供的数据的可测试性: 可测试性设计(DFT)。这涉及根据DFT准则评估设计。8 c# u/ I8 P) ]5 N( s+ b7 d
+ t# E9 m* q. x8 V' ?$ a
PCB的可测试性设计(DFT)指南; g2 _8 v: F- j( Z$ ^7 j0 Z

; m2 m  s( |9 J3 x/ w4 t可测试性影响PCB设计的许多领域。总体而言,这包括构建或修改测试夹具(如果需要),测试点焊盘(在线测试),以及相对于电路板边缘的组件间距(间距)。在评估设计的可测试性过程中,您的CM将参考您提供的测试规格。从这些数据中收集到的信息使CM能够开发一种解决方法,以解决电路板规范。您可以通过完成以下操作来优化DFT流程并为您的CM提供帮助:
- r& k  Y5 k  F" Q3 N2 E
. A. C6 f' b% T  T在原理图上提供标记,除了评估布局外,还应在每次测试复查中包括连接点和测试点。
$ |" P, P4 m6 D. s
$ X5 U' @2 S7 R在方案中包括特定的测试点,以帮助CM进行此准备。总体而言,设计评估和测试方法将有助于确定所需夹具的类型。这有助于确定设计是否需要修改以增加测试过程的成功故障覆盖率。, t- ~8 C0 w0 T/ M
与您的CM一起将所有相关的测试信息合并到测试说明(TI)文档中,其中应包括在测试过程中使用的插图和说明。9 P/ b  Z* q6 O3 {
9 y9 b/ T5 s, z6 c9 q7 e
了解并评估可用的测试类型,以做出明智的设计决策并优化测试过程。测试具有特定的优点和缺点,因此熟悉测试规范非常重要。
6 p& o6 S4 Y) s$ F0 P+ R
% D+ ?8 D8 ?& P6 o例如, 飞针测试由于易于设置以进行测试,因此它最适合于原型设计或小批量生产。但是,Flying探针测试比ICT慢。此外,在线测试(ICT)夹具和固定编程也最适合经过验证的PCB设计的大批量生产。选择正确的测试类型可以对总体结果产生重大影响。
& A& t- [$ X3 ^6 \1 O% {, H: C1 S& r" ?
- k) S' y- S) |! R0 L& W' Q可测性:可测试性影响PCB设计的许多领域。总体而言,这包括构建或修改测试夹具(如果需要),测试点焊盘(在线测试),以及相对于电路板边缘的组件间距(间距)。# U3 P! s/ E7 ]% u4 I

3 r, f" o& y. \- p5 Z您的CM可以从技术上制定测试规范;但是,为您的设计这样做需要您与他们紧密合作,并根据需要提供有关电路操作和功能的尽可能多的信息。在此阶段,尽职调查对于确保PCB经过全面测试并满足您的期望至关重要。遵循也很重要PCB布局指南 增强可测试性。
( ?; e6 v% q0 b1 G0 F9 v1 h# s! N! }) e  G; U, D
PCB布局准则以优化可测试性5 W7 W6 X+ `4 N4 O3 y
6 g6 f0 h' i) f3 S$ H4 t8 j0 Q; s
以下是关于PCB布局以确保设计可测试性的关键考虑因素:
; F- U+ Z- D" W
* _) Y9 h( S7 C) |% S9 H在线测试点应位于设计的每个网上,以确保完整的测试范围。
! h/ h# F& s+ p4 T# t$ E/ z- J# ]
所有测试点与焊盘和组件的间隙应为50 mil。% O. \2 i: l8 E$ A  E' Q/ j* H

  Y% b9 [: u5 ]3 \$ R所有测试点均应与电路板边缘保持100 mil的间隙。' v% J+ T, d  v2 I# p, W# D! e

3 ^# ?, w( h- Z) I' O7 L应该有可能进行 在线测试 一次在板的两面都可以使用,我建议您与CM预先进行设置。
- a) y' w# \) k# P: n, \9 i$ X, {& B* J) @' y! I! [# Y
优化PCB以提高成本效益$ f/ H; D& L! d6 w7 f3 v# s
  A5 V1 J! c( d, ^
优化设计的可测试性可以降低总体成本。PCB生产期间产生的费用大致可分为以下四类:
* E3 c" m: e! I/ A( I( g0 _/ P  H/ ~5 R( v. A
零件成本
6 Y! ~, g" X6 |2 H% j  w
, C" w7 L, h% ^1 I; L: ?空白PCB制造成本( V; `" z+ _+ t! W% G" I
2 r( A$ l& m/ r" Z
测试费用
9 ]! x! b' H$ u4 D% |# t+ q
6 A' ]0 K! @  F7 z3 \3 L' v; B组装费用
  Q1 ?+ S3 i% ^2 m: M( L  D  e2 S
' O9 R+ M0 p7 f尽管四个主要类别的费用可能会根据确切的设计规格而有很大差异,但测试成本可能相当于完成的PCB总成本的25%甚至高达30%。因此,您的设计必须充分结合DFT和DFM。总体目标是设计一种高度可测试的PCB,同时提供快速隔离与组件故障和制造错误有关的问题的能力。仅当您与CM合作时,才能真正实现DFM和DFT的优化。

该用户从未签到

2#
发表于 2022-1-10 14:03 | 只看该作者
可测试性影响PCB设计的许多领域

该用户从未签到

3#
发表于 2022-1-10 14:27 | 只看该作者
数据传输的格式决定了CM的处理方式

该用户从未签到

4#
发表于 2022-1-25 18:52 | 只看该作者
为制造而优化PCB涉及彻底分析PCB的潜在改进测试可能影响制造的问题
0 r* S6 M& U3 T  s$ p4 _7 N& Y4 _5 K
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-17 12:24 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表