找回密码
 注册
关于网站域名变更的通知
查看: 203|回复: 1
打印 上一主题 下一主题

FPGA怎么对引脚进行分块?DDR3与FPGA的引脚连接

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-11-29 16:07 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA如何对引脚进行分块?是由VCC的电压不同进行自行设计分块?还是每个块的引脚都是固定的?
' U; X+ l6 L1 D; r在进行DDR3与FPGA的硬件连接时,由FPGA的芯片手册得采用SSTL_15电压标准,即VDDQ=1.5V;但我看了一篇FPGA的DDR3 IP核例化文章,上面写FPGA的BANK1,3连接外部存储控制器(如下图,且只有四个BANK),所以要将DDR3连接在BANK3上。所以DDR3如何与FPGA芯片连接,是自己选择接口进行分块。再将该块上的VDDQ设置为1.5V,进行SSTL_15设置?还是只能连接在BANK1,3上且FPGA的分块是固定的。
" O! R: U/ d, J1 Z

( |9 M- ~* I$ m: I) Y
9 C+ t# k9 E- `) ]3 ?
8 X1 ^9 f6 a* l. K* A/ S8 B
0 s/ L) p, R6 R8 p0 Q

该用户从未签到

2#
发表于 2021-11-29 18:20 | 只看该作者
选择Projects菜单项,并选择Generate tcl file for project选项,系统会为你自动生成相应文件,然后你只要向其中添加你的分配内容就可以了。. H* m- e" m" E* _
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-8 13:14 , Processed in 0.140625 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表