找回密码
 注册
关于网站域名变更的通知
查看: 365|回复: 3
打印 上一主题 下一主题

PADS9.4.1如何实现DDR2串联匹配电阻也能实现等长设计??

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-11-15 14:38 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
pads9.4.1如何实现DDR2串联匹配电阻也能实现等长设计??$ J8 [- A: \9 m6 A: P

4 t; g0 F0 R: q7 i
8 E* S, ~0 b3 A0 A# S据说PADS9.4.1加入了最新的功能“Associated Nets”功能,可以实现allegro那样,可以跨越串联的元件计算走线长度。. m3 k" m7 |& J) d. @) d
这样,DDR上串联匹配电阻之后,同样可以让软件去实现等长计算,而不是靠自己去计算。4 o* B! b: X. O4 T4 J+ X: Q

5 ~1 y" m* ]' G( @  V看了半天“Associated Nets”的英文文档,没弄懂具体怎么去操作。: [" d& M4 L1 I0 [/ ]; f
): ], ?- j) T+ f( `0 e$ g+ s
请教大虾们了., A: |+ O/ m: Z% f( D, }, J
4 c( w+ V, A' Y) ~, V7 d; `0 J! u

该用户从未签到

2#
发表于 2021-11-15 15:19 | 只看该作者
把匹配电阻的Rf Des头加进去,比方说R,加在最下面Resistor那里,然后再去Designrule那里设置等长数据就可以了
# d& m3 A% S$ V% b7 @% S* U& U  ^2 [7 b

该用户从未签到

3#
发表于 2021-11-15 16:37 | 只看该作者
设置等长数据么!

该用户从未签到

4#
发表于 2021-11-18 09:57 | 只看该作者
可以用ECO功能将电阻两个pin脚短接起来,等长完成后重新导入网表即可。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-26 13:07 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表