|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
在您的电源中很容易找到作为寄生元件的100fF电容器。您必须明白,只有处理好它们才能获得符合EMI标准的电源。
' D2 g5 h( r/ c! \! r, Z- P. ?' Q. |9 ?7 V, Y Y4 i% h# v' ~8 P
从开关节点到输入引线的少量寄生电容(100毫微微法拉)会让您无法满足电磁干扰(EMI)需求。那100fF电容器是什么样子的呢?在Digi-Key中,这种电容器不多。即使有,它们也会因寄生问题而提供宽泛的容差。7 n: k( L: q! F; _
, M, b7 ?1 S! d. Z- n, ?/ r9 P
不过,在您的电源中很容易找到作为寄生元件的100fF电容器。只有处理好它们才能获得符合EMI标准的电源。* B4 m. G# d7 ]! g0 }# |
$ J; V; X1 {/ D8 d! k" S9 J* X
图1是这些非计划中电容的一个实例。图中的右侧是一个垂直安装的FET,所带的开关节点与钳位电路延伸至了图片的顶部。输入连接从左侧进入,到达距漏极连接1cm以内的位置。这就是故障点,在这里FET的开关电压波形可以绕过EMI滤波器耦合至输入。8 k6 ~. `9 k! d
1 _- q* {3 j* S" f: B
! M- Z2 I9 B/ L/ a4 F图1. 开关节点与输入连接临近,会降低EMI性能
0 |6 _1 Z, k! {; Q! w! }, `/ p M3 G, E( {4 q
注意,漏极连接与输入引线之间有一些由输入电容器提供的屏蔽。该电容器的外壳连接至主接地,可为共模电流提供返回主接地的路径。如图2所示,这个微小的电容会导致电源EMI签名超出规范要求。
! S' G5 i( }% s8 f F+ O
+ Q) W4 c; }$ V; z- N, s
+ e1 o3 Z/ {! i3 G$ U" C- A图2. 寄生漏极电容导致超出规范要求的EMI性能
+ @8 k) G2 \: D6 ]( y: {& s! z% r: [ r; L6 C
这是一条令人关注的曲线,因为它反映出了几个问题:明显超出了规范要求的较低频率辐射、共模问题通常很明显的1MHz至2MHz组件,以及较高频率组件的衰减正弦(x)/x分布。
2 C5 t, ~7 y( e7 Z2 C" O
: o6 P9 z5 c/ Y6 { \# P% x采取措施让辐射不超出规范4 q, g) m* D4 T6 S4 b: a% _
需要采取措施让辐射不超出规范。我们利用通用电容公式将其降低了:. ], {& p3 |0 U. D: v/ a# y/ j
C = ε ˙ A/d! ?% @2 z1 h% H5 i; M( U: s
) k. c6 }5 o R/ y我们无法改变电容率(ε),而且面积(A)也已经是最小的了。不过,我们可以改变间距(d)。如图3所示,我们将组件与输入的距离延长了3倍。最后,我们采用较大接地层增加了屏蔽。9 }' q z: e5 |/ \ @
7 c9 U' l- B! \8 a# h- p: g. W
4 Y {% |' J0 @ ?3 k# A
图3. 这个修改后的布局不仅可增加间距,而且还可带来屏蔽性能
1 U- `/ t* c ^0 G, u. j7 o3 I$ C* _7 p
图4是修改后的效果图。我们在故障点位置为EMI规范获得了大约6dB的裕量。此外,我们还显著减少了总体EMI签名。所有这些改善都仅仅是因为布局的调整,并未改变电路。如果您的电路具有高电压开关并使用了屏蔽距离,您需要非常小心地对其进行控制。
- j. c9 n0 e" e- f
- t! }9 C4 q: w# t9 |+ w9 n
3 n0 S5 X: ]; n图4. EMI性能通过屏蔽及增加的间距得到了改善
3 M7 `; G# j- D+ e
9 h, ?' A: o. G2 a总之,来自离线开关电源开关节点的100fF电容会导致超出规范要求的EMI标准。这种电容量只需寄生元件便可轻松实现,例如对漏极连接进行路由,使其靠近输入引线。通常可通过改善间距或屏蔽来解决该问题。要想获得更大衰减,需要增加滤波或减缓电路波形。
, j2 B, h- _+ z# O( y$ k' n0 q5 V/ s6 N% ~9 ~ r: U( F
|
|