找回密码
 注册
查看: 604|回复: 2
打印 上一主题 下一主题

關於LVDS訊號問題

[复制链接]
  • TA的每日心情
    开心
    2023-10-9 15:14
  • 签到天数: 206 天

    [LV.7]常住居民III

    跳转到指定楼层
    1#
    发表于 2021-7-26 10:33 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    近期在Layout部分遇到一個不解的問題,依我之前對於LVDS訊號就是做對內等長及組內等長,但近期與其他工程師討論FPGA出線到Connector 不一定要做組內等長,而是注重在對內等長 還有匹配 3W規範等。想請問 只要做到(1) LVDS 對內等長 (2)保持良好平面 (3) 阻抗控制  這三點就可以,LVDS對與LVDS對真的不做等長?' c' g' I& j( w$ B' U7 P
  • TA的每日心情
    开心
    2021-2-25 15:13
  • 签到天数: 22 天

    [LV.4]偶尔看看III

    2#
    发表于 2021-7-26 11:24 | 只看该作者
    原则上单组等长即可,但是要关注多对信号间时序相位关系,如果不同信号之间相位关联密切,对于对之间长度差异不要过大

    该用户从未签到

    3#
    发表于 2021-7-26 11:48 | 只看该作者
    这个跟layout其实没多大关系,有的协议在多组数据传输的开始,会自己探测lane之间的差值,然后在发送端调整。, K5 G" j- d9 l5 i) }6 A, k" ?
    所以你做了是最优解,如果别人明确告诉你可以不做,那就可以不做
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-25 08:30 , Processed in 0.062500 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表