找回密码
 注册
关于网站域名变更的通知
查看: 472|回复: 3
打印 上一主题 下一主题

如何减少高速PCB串扰影响

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-7-17 13:46 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
串扰在高速高密度的PCB设计中普遍存在,串扰对系统的影响一般都是负面的。为减少串扰,最基本的就是让干扰源网络与被干扰网络之间的耦合越小越好。在高密度复杂PCB设计中完全避免串扰是不可能的,但在系统设计中设计者应该在考虑不影响系统其它性能的情况下,选择适当的方法来力求串扰的最小化。结合上面的分析,解决串扰问题主要从以下几个方面考虑:

: k+ f; W9 `( A5 v! m* r% d; R
1)在布线条件允许的条件下,尽可能拉大传输线间的距离;或者尽可能地减少相邻传输线间的平行长度(累积平行长度),最好是在不同层间走线。
- J  q* a0 o! A  h: U2 O
2)相邻两层的信号层(无平面层隔离)走线方向因该垂直,尽量避免平行走线以减少层间的串扰。

4 M1 Z8 P8 Q( p1 Z/ U# ?
3)在确保信号时序的情况下,尽可能选择转换速度低的器件,使电场与磁场的变化速率变慢,从而降低串扰。

2 p# ^+ T+ ?8 s
4)在设计层叠时,在满足特征阻抗的条件下,应使布线层与参考平面(电源或地平面)间的介质层尽可能薄,因而加大了传输线与参考平面间的耦合度,减少相邻传输线的耦合。
7 Q1 h2 E1 K' A" U
5)由于表层只有一个参考平面,表层布线的电场耦合比中间层的要强,因而对串扰较敏感的信号线尽量布在内层。
7 v0 L. D, ?5 ~4 q, T) B
6)通过端接,使传输线的远端和近端终端阻抗与传输线匹配,可大大减小串扰的幅度。

7 g! r: R5 M$ k+ }+ C& Q

该用户从未签到

2#
发表于 2021-7-17 14:19 | 只看该作者
在布线条件允许的条件下,尽可能拉大传输线间的距离;或者尽可能地减少相邻传输线间的平行长度(累积平行长度),最好是在不同层间走线。
  • TA的每日心情
    开心
    2020-7-31 15:46
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2021-7-17 14:58 | 只看该作者
    在确保信号时序的情况下,尽可能选择转换速度低的器件,使电场与磁场的变化速率变慢,从而降低串扰。

    该用户从未签到

    4#
    发表于 2021-7-17 15:04 | 只看该作者
    在设计层叠时,在满足特征阻抗的条件下,应使布线层与参考平面(电源或地平面)间的介质层尽可能薄,因而加大了传输线与参考平面间的耦合度,减少相邻传输线的耦合。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-23 02:59 , Processed in 0.078125 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表