|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
(1)ERC报告管脚没有接入信号: o4 I5 V t7 {! k
a. 创建封装时给管脚定义了I/O属性;
1 X7 M6 z" u( ^ q, ob.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上; % G! M% C, _6 h$ g; x) a6 g0 C% n
c. 创建元件时pin方向反向,必须非pin name端连线. $ w! O: {% {0 [" b/ T# h0 h/ w0 f
(2)元件跑到图纸界外:没有在元件库图表纸中心创建元件.
' w e+ u' q- J(3)创建的工程文件网络表只能部分调入pcb:生成netlist时没有选择为global.
7 G3 t |) R: F+ n, Z' J2 o* o(4)当使用自己创建的多部分组成的元件时,千万不要使用annotate. 7 R- j- r' B4 V2 G! a
2.PCB中常见错误:
7 y" s' |& V3 M(1)网络载入时报告NODE没有找到: ( b$ R+ K% r& s
a. 原理图中的元件使用了pcb库中没有的封装;
7 Y& K9 }: b; C& a* p* Fb. 原理图中的元件使用了pcb库中名称不一致的封装;
5 j3 h3 S; _* K6 t5 n( g0 [c. 原理图中的元件使用了pcb库中pin number不一致的封装.如三极管:sch中pin
% `6 r) H! g9 w! R! bnumber 为e,b,c, 而pcb中为1,2,3.
& p G: v2 L. Y$ W9 `(2)打印时总是不能打印到一页纸上: 5 M( l) F5 B% g' m: t: H
a. 创建pcb库时没有在原点;
" L/ t6 ?. b, }2 ~8 Zb. 多次移动和旋转了元件,pcb板界外有隐藏的字符.选择显示所有隐藏的字符, 缩小
, o" a- w+ J$ a- I, \4 ?7 Xpcb, 然后移动字符到边界内.
* w. d' t3 Q/ F(3)DRC报告网络被分成几个部分:
v3 G, y, u( p表示这个网络没有连通,看报告文件,使用选择CONNECTED COPPER查找.
' }& ~ B! x& u另外提醒朋友尽量使用WIN2000, 减少蓝屏的机会;多几次导出文件,做成新的DDB文件,
- c& X8 Z' |. k! g( Q' D" W减少文件尺寸和protel僵死的机会.如果作较复杂得设计,尽量不要使用自动布线.
( q% G6 }, Z& m' o# O. b0 e
+ } X; U; `7 |$ A) v在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, / I$ C, q" m3 ~) U
在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大.PCB布线有单面布 . A. p# c1 ^- H* f# _' I
线、 双面布线及多层布线.布线的方式也有两种:自动布线及交互式布线,在自动布线之
/ ^% I5 X! i: W( Y2 S前, 可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻 . |; G9 N1 b) S9 l
平行, 以免产生反射干扰.必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易 + L1 q1 \; d: B% M
产生寄生耦合.
# }$ P1 z- r& D$ X* y
* I' w0 o7 D0 f- @$ {. y自动布线的布通率,依赖于良好的布局,布线规则可以预先设定, 包括走线的弯曲次数、 , M9 ^& Z5 d" c1 |- W9 P& m
导通孔的数目、步进的数目等.一般先进行探索式布经线,快速地把短线连通, 然后进行
* A3 e: ^ T' @/ ^: u迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线. 1 T V, y& S/ ~9 O i( J- o1 _2 A
并试着重新再布线,以改进总体效果.
& X7 a0 U/ b N- C
/ u5 \' G8 j- K% P4 R) p对目前高密度的PCB设计已感觉到贯通孔不太适应了, 它浪费了许多宝贵的布线通道,为解
# w5 }& G3 Y9 ~4 I9 z( n, e决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用, 还省出许多布线通道
4 x, l, j: ?& |0 r+ }使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过程是一个复杂而又简单
9 F5 p* r; y1 y0 l的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会, 才能得到其中的真谛
M, t; f4 t3 t( ~3 T$ v0 m |
|