|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
如何正确应对4层以上的PCB的叠层方案?
7 Y& f9 d/ g& w9 J; t6 z
9 b! O' ~3 ^. _( } 你知道如何正确应对4层以上的PCB的叠层方案吗?在复杂的PCB设计中,我们会遇到很多比较棘手的问题。今天我们的问题是在4层以上的PCB,如何正确使用叠层方案,下面我们一起进行科普知识吧!
0 J% j0 x1 P( z5 Y
2 b. J3 q5 c& J4 ~ 1. 层叠方案一:TOP、GND2、PWR3、BOTTOM2 v+ ^# i. x* ]# G) M% J
此方案为业界现在主流4层选用方案。在主器件面(TOP)下有一个完善的地平面,为最优布线层。在层厚设置时,地平面层和电源平面层之间的芯板厚度不宜过厚,以降低电源、地平面的分布阻抗,保证平面电容滤波效果。
/ z% O6 H0 u) i+ n" \9 Y8 q* F
- g3 e( F7 g+ S8 z7 c0 m 2. 层叠方案二:TOP、PWR2、GND3、BOTTOM
9 c% M" _9 }( H7 u' I0 B8 m1 N 如果主元件面设计在BOTTOM层或关键信号线在BOTTOM层的话,则第三层需排在一个完整地平面。在层厚设置时,地平面层和电源平面层之间的芯板厚度同样不宜过厚。
$ x7 J2 k/ M; `. \6 v. E6 G) R' |6 b- I( {0 M
3. 层叠方案三:GND1、S2、S3、GND4/PWR4
. U' e- {. L; S2 a 这种方案通常应用在接口滤波板、背板设计上。由于整板无电源平面,因此GND和PGND各安排在第一层和第四层。表层(TOP层)只允许走少量短线,同样我们在S02、S03布线层进行铺铜,以保证表层走线的参考平面及控制层叠对称。
; H; ?# S- D% w3 x" h- u. I
) E; t6 z0 | L: j2 [7 \4 |- L( g2 a 六层板叠层设计方案0 B; x" q: r1 k+ ?; w" @7 p
3 Y1 e8 M% @* ]* R. v& Q
1. 层叠方案一:TOP、GND2、S3、PWR4、GND5、BOTTOM* _2 Y( s9 T u; O; k/ t
此方案为业界现在主流6层选用方案,有3个布线层和3个参考平面。第4层和第5层之间的芯板厚度不宜过厚,以便获得较低的传输线阻抗。低阻抗特性可以改善电源的退耦效果。第3层是最优的布线层,时钟线等高风险线必须布在这一层,可以保证信号完整性和对EMI能量进行抵制。底层是次好的布线层。顶层是可布线层。
% x* a) S& L5 |( r+ E/ _1 @
3 j6 p) V8 B0 C3 f/ b( Z 2. 层叠方案二:TOP、GND2、S3、S4、PWR5、BOTTOM
8 U' i: X% I }# ?4 _6 [ 当电路板上的走线过多,3个布线层安排不下的情况下,可以采用这种叠层方案。这种方案有4个布线层和两个参考平面,但电源平面和地平面之间夹有两个信号层,电源平面与接地层之间不存在任何电源退耦作用。由于第3层靠近地平面,因此它是最好的布线层,应安排时钟等高风险线。第1层、第4层、第6层是可布线层。. L( ^2 t5 Q5 Z" N
8 d6 S, I) O$ S' n. V
3. 层叠方案三:TOP、S2、GND3、PWR4、S5、BOTTOM
6 J6 z3 _0 E& v* G( d; N 此方案也有4个布线层和两个参考平面。这种结构的电源平面/地平面采用小间距的结构,可以提供较低的电源阻抗和较好的电源退耦作用。顶层和底层是较差的布线层。靠近接地平面的第2层是最好的布线层,可以用来布时钟等高风险的信号线。在确保RF同流路径的条件下,也可以用第5层作为其他的高风险信号线的布线层。第1层和第2层、第5层和第6层应采用交叉布线。 b2 ^! S+ N/ A4 E2 J$ `; Z) L3 H
: x( \/ a9 v7 Q: u8 ^. K. ?8 [; B 八层板叠层设计方案9 {& e, \! Q7 e3 l, Q$ s
: L: o: \8 _( V/ \ 1. 层叠方案一:TOP、GND2、S3、GND4、PWR5、S6、GND7、BOTTOM
) o- C0 d. f& v6 h, u+ P3 m 此方案为业界现行八层PCB的主选层设置方案,有4个布线层和4个参考平面。这种层叠结构的信号完整性和EMC特性都是最好的,可以获得最佳的电源退耦效果。其顶层和底层是EMI可布线层。第3层和第6层相邻层都是参考平面,是最好的布线层。第3层两个相邻层都是地平面,因此是最优走线层。第4和第5层之间的芯板厚度不宜过厚,以便获得较低的传输线阻抗,这样可以改善电源的退耦效果。( |, f ?; X' M0 |- O5 F% M6 H$ c
! t1 Z5 T, }* f6 X! T) q Q 2. 层叠方案二:TOP、GND2、S3、PWR4、GND5、S6、PWR7、BOTTOM, O1 P! C) m7 M0 M$ |# B* z
与方案一相比,此方案适用于电源种类较多,一个电源平面处理不了的情况。第3层为最优布线层。主电源应安排在第4层,可以与主地相邻。第7层的电源平面为分割电源,为了改善电源的退耦效果,在底层应采用铺地铜的方式。为了PCB的平衡和减小翘曲度,顶层也需要铺地铜。
' E, A2 A1 r2 |" b/ r* B% l
" p' n6 k9 Z4 e/ T$ [) [ 3. 层叠方案三:TOP、S2、GND3、S4、S5、PWR6、S7、BOTTOM ]( S& t- {$ S' G
本方案有6个布线层和两个参考平面。这种叠层结构的电源退耦特性很差,EMI的抑制效果也很差。其顶层和底层是EMI特性很差的布线层。紧靠接地平面的第2层和第4层是时钟线的最好布线层,应采用交叉布线。紧靠电源平面的第5层和第7层是可接受的布线层。此方案通常用于贴片器件较少的8层背板设计,由于表层只有插座,因此表层可以大面积铺地铜。以上就是应对4层以上的PCB的叠层方案,希望能给大家帮助。6 N5 j2 ^2 g. T; q
7 L7 `) |' F. C2 Z/ J, v% z, L1 t1 |
|
|