|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
* M' U8 z* m* ]7 A: M这个板子是这样的,STM32芯片是144脚的,有6个脚接到LED上,6个脚接到按键上,有4个脚接到串口芯片上,有6个脚从串口芯片出来接到485电路上(有3路485),有11个脚接到电话MODEM接口上,2个脚接到232芯片上(232芯片未在图中标出,232芯片在板子正中间),有12个脚接到LCD接口上(LCD接口未标出,此接口在左上角,位置固定),其余脚接到FLASH和SRAM。" W& n% a) N/ r! d9 @) s; {9 d
% \. i' ?; `+ `: n
我想请问一下大家,这个板子假如用2层板,这个覆铜该不该分模拟地和数字地?如果要分,我个人感觉数字地就是只需把FLASH、SRAM和STM32包围起来,其他地方用模拟地,但是这样跨分割走线就会非常多。如果不分,用一个地铜的话,模拟数字干扰会不会很大?/ N7 {2 O6 C2 O/ W, r) p
3 U# Y ]$ }1 z0 _2 X8 U( D
这个板子要求过这些EMC实验:群脉冲、浪涌、工频磁场、高温、高湿、静电、阻尼 等等* L; H; w) Y8 A6 J3 d" B2 y
. Q ]+ q* }- @* N+ ^0 ~1 j
如果用4层板,结构是SIG-POW-GND-SIG,请问这样的话,在TOP和BOTTOM层需要覆铜吗?
2 l1 J' h3 s5 s1 R* \& k1 F, z, S" L; m0 A4 i4 G/ _: g
还有就是,在POW和GND层划分了区的话,会不会造成TOP和BOTTOM层的跨分割走线问题?
3 ]" E @! S& k) R$ u0 ~& D# B3 ], T0 b% A# x/ y# _! Y6 Z! K
谢谢大家麻烦帮我看看,小弟我刚学EMC不久,对这些问题十分迷惑! |
|