找回密码
 注册
关于网站域名变更的通知
查看: 586|回复: 2
打印 上一主题 下一主题

[仿真讨论] 信号完整性中rail collapse到底什么意思?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-4-7 17:17 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
信号完整性中rail collapse到底什么意思?
# c9 S+ o8 C6 i: x# h9 ^一直不太明白
+ V2 a6 W& Y( [  {3 `- y

该用户从未签到

2#
发表于 2020-4-7 18:11 | 只看该作者
Rail Collapse对应的概念是Ground Bounce,这两个放在一起比较好理解,当CMOS电路驱动负载时,由于驱动路径中存百在杂散自电感(Partial Inductance),Rail Collapse指的是开关器件在切到开通时,负载端瞬时取电,但由度于存在Partial Inductance,存在L1*di/dt的压降;Ground Bounce则对应关断过程由于Partial Inductance引起的L2*di/dt的电压抬升。相关概念的定义应该最先由Clayton R. Paul提出来的。可以在IEEE中查找他的文章,题目就是Partial Inductance。
  • TA的每日心情
    开心
    2021-6-16 15:02
  • 签到天数: 68 天

    [LV.6]常住居民II

    3#
    发表于 2020-4-9 15:33 | 只看该作者
    感謝分享感謝分享
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-20 01:53 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表