找回密码
 注册
关于网站域名变更的通知
查看: 558|回复: 2
打印 上一主题 下一主题

[仿真讨论] 高速电路信号完整性分析与设计目录

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-4-3 13:55 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
目录
$ f7 C3 f) `0 \$ [9 `/ s+ j          1. 绪论
. e! ~* R9 _& E+ P  1.1 问题的提出
4 J/ g! |9 c2 C# `: G9 N              1.2 国内外研究现状及动态, d- w$ D5 R, |( y  E9 N4 e
              1.3 本书主要内容
& x$ _/ H7 C6 x9 M          2. 高速信号完整性的基本理论, M7 N2 H1 Y" m1 O" O! K7 i$ y
              2.1 基本电磁理论0 n+ N$ J' Q& ]& V
              2.2 高速电路的基本知识# r+ M+ H( B0 @( K7 I$ F+ }
              2.3 信号完整性的基本概念+ G- |) c& Z7 A# _8 i
          3 高速逻辑电路分析
4 j. S2 B6 h" G% Z3 l0 p( V% E              3.1 高速TTL电路
* U  m/ q  s7 L( y* I/ P              3.2 高速CMOS电路
6 I- s+ p, T  T# P  N              3.3 ECL逻辑电路4 H5 B" r: O+ ]3 z
              3.4 LVDS器件与电路
( v& n/ i/ ]2 `4 R( H" \+ ]              3.5 高速逻辑电路使用规则
7 ^* m* |4 X, t3 b( ?, k          4 高速信号的反射分析
# _4 H: Q" x! |3 I2 H5 Y, _              4.1 信号反射的机理
! k" Q1 x% s  p; Z+ f0 ^) D              4.2 产生反射现象的因素) m! Y( i# m, A* T; b% y; l
              4.3 抑制反射的一般方法
  u+ Q5 J& e( f8 v5 A" l( R% d          5 高速信号的串扰分析
2 Y. k* d  B% N% [3 ?% j              5.1 串扰产生的机理
& y$ A4 S7 w3 X/ h              5.2 影响串扰的因素. [; p( r# l' w# n; T
              5.3 高速信号的串扰分析/ Z& u0 F7 D! D; O/ ?
              5.4 串扰的仿真分析
5 r$ G: d% e( y  }6 U  T6 e4 i          6 高速信号的开关噪声分析
$ u& N( e( o' A8 L" V3 Q              6.1 同步开关噪声的概念
# l9 ?7 Z* d& J; M+ [& F. R9 s. c5 t5 m              6.2 同步开关噪声分析
! A9 J7 b! ^- C1 V$ @" X8 f9 h  b              6.3 降噪电路的设计/ V& `* a$ h* ]. S1 u3 Z* K

' d/ A6 @4 Y  \$ E              6.4 降低开关噪声的措施
+ q% z& {3 d2 i3 b& k$ w
# r( ^  b# S% W! p

该用户从未签到

2#
发表于 2020-4-3 18:56 | 只看该作者
只有目录吗

该用户从未签到

3#
发表于 2020-4-3 23:00 | 只看该作者
哪位大神写的书呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-20 02:02 , Processed in 0.140625 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表