找回密码
 注册
查看: 6327|回复: 4
打印 上一主题 下一主题

求助,用capture生成的tel网表导入allegro发生错误

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-4-20 14:03 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
别人发的brd和dsn。用capture生成网表。用的是other, telesis.dll。生成网表时没有报错。cobined property那栏也填了 PCB Footprint。 当导入allegro时,出现& g! C0 M+ n3 h) Y: a. G
8 M5 X) e% s) Y6 \" d# L- I" e
ERROR(SPMHNI-113): Expected ';' , found an illegal character, line ignored.
/ I3 p8 z* A5 I* ~# q-------------------------------------------------------------------------------
3 O) a/ d, n/ c8 s  w. Y* R
1 G- J" {/ M2 ?% |请问这是怎么回事呢?哪里出了问题?应该怎么改?大概有13处这种问题。先谢谢大家了。
  • TA的每日心情
    奋斗
    2022-7-27 15:32
  • 签到天数: 6 天

    [LV.2]偶尔看看I

    2#
    发表于 2010-4-20 17:38 | 只看该作者
    原理图有非法字符,你可以用第三方软件去掉非法字符

    该用户从未签到

    3#
    发表于 2010-4-20 19:39 | 只看该作者
    回复 2# leemy & A7 t0 a( p& ]+ G+ Y$ k

    % u( A& P% _) ]( f  g% `/ X% i- q* h
        如何用第三方软件去掉非法字符

    该用户从未签到

    4#
    发表于 2010-4-20 19:49 | 只看该作者
    把PCB Footprint换成 'PCB Footprint' 试试

    该用户从未签到

    5#
     楼主| 发表于 2010-4-21 10:48 | 只看该作者
    谢谢大家。后来发现是PCB的封装里将元件的定位孔定成了管脚,而原理图里没有这个管脚,所以对应不上。用别人的东西真的是要仔细查呢。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-23 05:23 , Processed in 0.062500 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表