找回密码
 注册
关于网站域名变更的通知
查看: 537|回复: 1
打印 上一主题 下一主题

[EMC小知识] 电源完整性设计——怎样合理选择电容组合

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-3-16 10:02 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
怎样合理选择电容组合+ T- i  l7 [2 U' O6 J0 l
9 T, ^) {$ L( ~
前面我们提到过,瞬态电流的变化相当于阶跃信号,具有很宽的频谱。因而,要对这一电流需求补偿,就必须在很宽的频率范围内提供足够低的电源阻抗。但是,不同电容的有效频率范围不同,这和电容的谐振频率有关(严格来说应该是安装后的谐振频率),有效频率范围(电容能提供足够低阻抗的频率范围)是谐振点附近一小段频率。因此要在很宽的频率范围内提供足够低的电源阻抗,就需要很多不同电容的组合。+ E# g- u8 V; H7 }4 Y

' x, Q+ l* F1 @2 j! V4 A! C1 D你可能会说,只用一个容值,只要并联电容数量足够多,也能达到同样低的阻抗。的确如此,但是在实际应用中你可以算一下,多数时候,所需要的电容数量很大。真要这样做的话,可能你的电路板上密密麻麻的全是电容。既不专业,也没必要。5 I7 V- }2 G* Q! N" i% ]8 X4 i

4 y- l) I0 `: I3 R2 Y1 g6 W选择电容组合,要考虑的问题很多,比如选什么封装、什么材质、多大的容值、容值的间隔多大、主时钟频率及其各次谐波频率是多少、信号上升时间等等,这需要根据具体的设计来专门设计。; w5 f. E/ w: H/ z& g

9 n2 _9 T& e2 ?$ x2 S通常,用钽电容或电解电容来进行板级低频段去耦。电容量的计算方法前面讲过了,需要提醒一点的是,最好用几个或多个电容并联以减小等效串联电感。这两种电容的Q值很低,频率选择性不强,非常适合板级滤波。1 p: e3 D* {- e- K( q1 x
6 f6 u2 d# h$ U2 P& C
高频小电容的选择有些麻烦,需要分频段计算。可以把需要去耦的频率范围分成几段,每一段单独计算,用多个相同容值电容并联达到阻抗要求,不同频段选择的不同的电容值。但这种方法中,频率段的划分要根据计算的结果不断调整。
+ L/ N3 W" A3 i- [5 g
$ C" a. p! t; W8 g2 s2 l+ T一般划分3到4个频段就可以了,这样需要3到4个容值等级。实际上,选择的容值等级越多,阻抗特性越平坦,但是没必要用非常多的容值等级,阻抗的平坦当然好,但是我们的最终目标是总阻抗小于目标阻抗,只要能满足这个要求就行。. \, {5 @: G. v! }# s3 ^( q" p& k, x
; k: M  m6 E8 d$ r6 W& |
在某个等级中到底选择那个容值,还要看系统时钟频率。前面讲过,电容的并联存在反谐振,设计时要注意,尽量不要让时钟频率的各次谐波落在反谐振频率附近。比如在零点几微法等级上选择0.47、0.22、0.1还是其他值,要计算以下安装后的谐振频率再来定。
4 T* U- c9 I8 m$ r& M, D* A. m, `" x4 y3 e; a" {/ W' G
还有一点要注意,容值的等级不要超过10倍。比如你可以选类似0.1、0.01 、0.001这样的组合。因为这样可以有效控制反谐振点阻抗的幅度,间隔太大,会使反谐振点阻抗很大。当然这不是绝对的,最好用软件看一下,最终目标是反谐振点阻抗能满足要求。
5 Y; e- C. n8 e6 P) G# g
; Q# P0 q6 F  C高频小电容的选择,要想得到最优组合,是一个反复迭代寻找最优解的过程。最好的办法就是先粗略计算一下大致的组合,然后用电源完整性仿真软件做仿真,再做局部调整,能满足目标阻抗要求即可,这样直观方便,而且控制反谐振点比较容易。而且可以把电源平面的电容也加进来,联合设计。- _; \( p4 W, A! w/ b4 w+ `
0 R% v1 `4 Y7 I9 q& D8 \
图13是一个电容组合的例子。这个组合中使用的电容为:2个680uF钽电容,7个2.2uF陶瓷电容(0805封装),13个0.22uF陶瓷电容(0603封装),26个0.022uF陶瓷电容(0402封装)。图中,上部平坦的曲线是680uF电容的阻抗曲线,其他三个容值的曲线为图中的三个V字型曲线,从左到右一次为2.2uF、0.22uF、0.022uF。总的阻抗曲线为图中底部的粗包络线。. S; s5 {5 j; j" l& o2 v# U
9 T' c. z  \4 I0 @2 Y+ j+ E, k2 T! K
这个组合实现了在500kHz到150MHz范围内保持电源阻抗在33毫欧以下。到500MHz频率点处,阻抗上升到110毫欧。从图中可见,反谐振点的阻抗控制得很低。2 G- l8 L3 g: w+ m! ]

: i# c, ^' z; S  X1 i5 x, V8 [9 L0 c  z; m. X" y, c

( p$ y/ m0 S7 G! t图13 设计实例- f- w, {0 D+ v; [3 v
; r, t; @% ]7 D8 R! f" ^+ {, C7 J
小电容的介质一般常规设计中都选则陶瓷电容。NP0介质电容的ESR要低得多,对于有更严格阻抗控制的局部可以使用,但是注意这种电容的Q值很高,可能引起严重的高频振铃,使用时要注意。
) i( g! U2 F& N% @# Z+ j3 s+ R7 I& b6 z
封装的选择,只要加工能力允许,当然越小越好,这样可以得到更低的ESL,也可以留出更多的布线空间。但不同封装,电容谐振频率点不同,容值范围也不同,可能影响到最终的电容数量。因此,电容封装尺寸、容值要联合考虑。总之最终目标是,用最少的电容达到目标阻抗要求,减轻安装和布线的压力。
! e8 J2 \1 q8 K8 T6 x7 t4 ?$ Y9 I

( \( Q. Y! Y% q+ J

该用户从未签到

2#
发表于 2020-3-16 15:24 | 只看该作者
高频小电容的选择,要想得到最优组合,是一个反复迭代寻找最优解的过程
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-27 20:29 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表