TA的每日心情 | 开心 2020-7-28 15:35 |
---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
史蒂夫·夏普(Steve Sharp)
* E- g% g5 |; r2 T一个留一个,零留一个零。
% l9 Q# w* X& c$ V+ {7 u8 N2 \你不能让自己忽略
2 T. J& ]+ a4 y& {- |/ jSI。营销专卖店& v ~! A% J: C2 A ?( g+ y
即使信号上的100 mV噪声也不会
1 D- z1 ?) v+ L" n. W表示您的系统完整性并进行赌博2 w; o& D' M$ ~0 Z5 M3 D
辛克斯
) Y- T$ `; q+ a4 S/ H' A% K足以改变其逻辑水平。( G. T8 a$ X9 r' V ]; D# M" d
tem将按设计工作。你可能会误会
. Z1 f) F0 e o6 b, ~史蒂夫。 sarp@xinx.com2 `$ A# Z5 c# @& P1 |$ C- ?
今天,设计师陷入了困境
( X$ r1 x$ K I) o3 f" }$ t被迫降低时钟频率只是为了6 o8 d0 w( M4 A3 i2 W! v# K. C
不断增长的设计需求* E; X4 ]9 k& g) X
系统正常工作,或被迫进入
* N# k/ Z; m! J5 f. iPonch Chandrasekoron( d- N W8 Z+ C) i r9 z# ?/ F
速率,更快的边缘速率,更高的坞站速度,- D' m. q( V) {* f5 d1 H! x& ~. a) ?
完整的电路板重新设计以纠正信号
1 R% X8 |% o% @% c5 r1 {& N0 G. L/ U货币市场贩卖者
7 }" L# Y' l7 F% e和技术进步不断降低; J( F6 {& s) I
诚信问题。
! ]: J O! ]% h; T" C! a辛克斯( x. @2 U; T3 r8 _" B
工作电压,减小了封装尺寸
! ^7 M# [" D1 I0 q5 I% [& ^; @2 O) }pnchondnsekoronenxilix.com" j8 H- Z: k! p) i* u
和球距,并迫使更多的组合
) d2 z2 a+ r) R/ c6 _2 G您有什么样的诚信?5 m( P0 V7 Q# s6 _" I$ p# `! `
减少了木板面积。7 m: }, J/ E! o5 n, p: d! G# Y) G
拥有良好的信号完整性通常意味着
: _0 n- @. S: o+ y信号完整性的问题很像
4 c& A9 H: h0 c控制逻辑信号上的有害噪声" G' r. g+ \' p4 v; C
试图在一个地方进行对话
: ?/ u0 E- A+ {1 o: X1 F% M7 m今天的信号完整性9 }8 Q( {! t+ M! y1 y
nals。噪音通常为以下之一4 Y. a( c: [/ E% i. W2 u
拥挤的贸易展览。如果你和那个人+ `& N$ E; _- i0 c" W
看看当今的source-synchro-( z9 U( K1 ]( U" N: J2 z( z
主要领域:
' G+ G' |& z1 \您正在交谈的地方是在安静的角落# V9 C9 o( ^: |$ Z% j8 X0 J
nous接口。 DDR和QDR内存
* u5 C3 j+ N( `$ g# `# O% O7 j大厅周围有一些漂亮的填充墙
) p* g4 U. S# I f接口速度正在迅速提高,. ]# F4 K& M9 W- F9 V
●与电平相关的噪声会影响逻辑
) A! ^0 i, |, L$ u信号电平。如果噪音很大& ~( Z: Q: F0 O, Z9 l
您,附近没有太多其他人,& G& l" [8 K# C3 j b3 T2 @5 N @
DDR2速度超过500" |$ [( k5 ]& M
这不是问题。尝试相同的对话-2 [# G! f) {- Z# E2 ]
Mbps。比特率越来越快,
) _+ G1 ]" p3 N2 } x& a足够,信号可能会越过
" W3 X8 M* {, D& b h4 \. V在展厅中间 Y, P& G* o0 @$ S
他的公共汽车越来越宽。随着更快的bi
: h$ r$ [! J) Q# _4 m( T' u. m1 f从所需逻辑状态到
: O1 f7 y$ I9 x' s8 h0 u. O, S周围有数百人,来自* M8 m$ t: a' N
率带来更快的边沿率,现在3 B: V+ Q- ~( Q6 k
不良状态并传播到
2 P$ o) F& M, a; B4 z( N( B+ B" V5 c相邻的展位,没有围墙9 I9 X# L6 h" `) y- Q
可能只有几百皮秒。- T/ ]) o# T; P1 \9 R" E9 d& n$ s: I
其他逻辑。4 G$ B2 t! l2 u% {1 Y# @! q
0分解或吸收声音,并且9 ~3 P6 M- j3 N+ V+ o! F
越快越好,但还有一些7 H n% j: q5 q! {& s
●与时间有关的噪音或抖动会影响
0 O$ g- u& f6 }1 ~你有问题。
0 R; t$ Y* E9 T0 k+ A& ?3 h' h# s: R值得处理。寄生电感和, p* W( c5 n( X
信号转换的位置和( x! \! k( k* `2 P8 R
回到逻辑的美好时光
: V% r5 [6 O& l' W! v" J+ G电容-并不重要; J. m1 ~. _- ^( x; W+ ]
导致设置/保持数据窗口) X/ b' I( w. J" H, S7 g
设计上,我们并没有考虑太多1 e/ S: h* V; i3 {; Y6 t+ ]
低速很多-突然变得非常
0 F" w. y6 D$ L9 t: Z采样违反,从而* J7 P. C& W( K5 R# L
最终完整性。我们有5V电源,
/ p! [1 M c" a重要。由于产生的噪音
! k3 h2 L' s3 {允许对不正确的数据进行采样8 P1 V2 _) X) N7 f2 j# z; w: ]$ B
DIP封装的引线实际上已经到达# {- I' e( b+ Q4 z3 ^. N8 B
寄生虫是一个大问题。今天是6 ~6 d2 }% p3 l- m, ~$ Q
并通过系统传播。
: G3 R( j6 B: u! q/ y0 R通过板子和高速麦克风, ]7 t* z- r; {
具有数百个FPGA的常见( \% T# u y {; p' u
处理器以令人头疼的5 MHz运行。6 ?8 u, ?& T) C P) b8 b; c
I / O切换。导致高水平的模拟
5 ^$ n+ H+ U: @- {/ V. m电平噪声和抖动的结合( D+ G9 V* }3 g% H& @3 t" n
如果您不太注意董事会
1 t/ a" J r3 f' D0 w) z" Z) p瞬时开关输出噪声(SSN)。这个+ |0 ^3 H) E2 x( ^8 n
结合以减少两者的信号余量# v4 `: X( z" q% @) `
布局并放置一个体面的陶瓷旁路# d/ t! h, s- _
以多种方式影响您的系统,特别是-' j" r5 z4 L1 [7 G* V$ m/ _4 S
电压和时域,有效地5 M( A7 x. b% s
每个芯片旁边的电容器,您可能
) {# `+ m p) g! [造成抖动,可减少您的时间
4 Q# t/ E! A P减少“眼”或窗户
9 V+ w( \4 l% [ x& n' A不必担心您的信号。5 z2 X* j, V; x$ _' N
甚至导致系统故障。
) z3 U. L- N. P; A" J( S数据可用。
; v, Y& q& ?6 z+ C( H2 E3 K( c0 q& f6 |
3 P) u) f( z v1 l, ]( _! z& Z: N o! n* |! ^* N. v9 f" N1 ]
|
|