EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
串行总线的发展一共目前可以总结分为 3 个环节时期:
: G3 K# }) F6 L8 s; m
3 }5 W6 d$ \& l4 g. `时钟并行总线:小于 200MHZ,比如CPCI,PCIX,SDRAM,ISA,PIC ; u5 k t0 L7 t9 R. Z y
源同步时钟并行总线:小于 3200Mbps,比如 DDRr1234 系列,MII,EMMC
; w4 t3 v9 z u( l# h高速串行总线:最高有 56NRZ ,比如USB1/2/3/3.1/3.2,PCIE3,PCIE4,SAS3,SAS4
- D3 @& x6 [$ E9 j) {# I
那么对于这些信号的重要线信号的处理我们在设计过程中注意以下几点:
p2 r( H5 y6 v2 y: A9 X差分走线,信号换层过孔数量,等长长度把控,阻抗控制要求,跨分割的损耗,走线拐角的位置形状,绕线方式对应的插损和回损,布局不妥当造成的一系列串扰和叠层串扰,布局不恰当操作焊盘存在的stub。
! V4 A/ q- U' C6 d S5 X1. 差分走线 差分走线严格按照差分仿真所得出的结论,2S,和 3W 的要求进行把控走线,其目的在于增强信号质量的耦合性能,减少信号的回损。2 L0 D b g- w' j# W4 ^
2.信号层走线过孔数量
& K, t2 d: |7 R对于重要的信号线而言这里简直就是致命的伤害,特别是高速信号频率很高的信号线,过孔数量一旦过多,就会造成回损的加剧,所以打孔不是遇到线就打孔,尤其是我们的时钟线。: m1 B1 H7 \: G
, s' U/ ^" p% ~6 V
3.等长长度把控1 ^6 |: K9 f$ W8 I
按照对应的器件的等长要求,进行数据的线段匹配长度一致,从而保证数据传输的稳定和数据文件传输时序上的同步$ P! @$ M& u ?! |
4.跨分割的损耗& C3 O! H3 [5 ~+ V& k
重要线段不能跨分割走线,以免我们的信号会出现回损和插损的产生。
% C5 U. j6 M1 z( G | {6 r) M1 {' {* G1 x+ A4 H, x
5.信号线的布局
3 ?. v# C: r( M, U# l a2 c+ Y* ]尽量不要出现 stub 布局出现,如图所示:
( a, T) s3 H7 v2 Y- Q$ R2 \# i( c2 C. Y! r! f# W" k. k5 F0 v
6.走线直角和倒角和圆弧到底哪个好?, G6 d; P3 ~- s e$ i0 P7 ]
# A+ _$ g9 A* N" C& z( Y
2 {9 ]/ N# Z# c/ D) U
' _# S% d; p# \2 q. X$ o/ p9 w( U
8 g. M9 }2 ~: _
- i) b) ]6 Q0 `4 \+ ~% k( n
+ d! Q$ T3 c8 _# {8 } w, I7 O; {: ?+ G% W6 T) |
3 ]% Z$ {0 n1 s8 O( E& Q |