EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Avnet 2010年1月12举行全球范围的Xilinx研讨会,北京是第一站 xilinx 2010 Xfest课件下载 http://em.avnet.com/sta/home/0,4610,RID%253D0%2526CID%253D56137%2526CCD%253DUSA%2526SID%253D0%2526DID%253DDF2%2526LID%253D0%2526BID%253DDF2%2526CTP%253DSTA,00.html?SUL=XFSUPPORT2010 可以参考一下。 | Track A | Track B | Track C | 8:00 - 9:00 | Registration and Exhibit | 9:00 - 10:15 | 赛灵思Spartan ® -6和Virtex ® -6的供电3 g+ c5 p4 f% q; U/ W
(Ye | 赛灵思网络: 10/100/1000到实时系统; ?! j( ~1 {# l+ `+ N# I, z
(Ron ) | 基于FPGA的视频设计基础
. M! a& \0 w8 W. K0 L( b (ZhaoGang) | 10:15 - 10:45 | | 10:45 - 12:00 | 实现DDR3和LPDRAM与赛灵思Spartan ® -6硬件内存控制器的接口
3 y3 ` Z. Y b (Bryan/Jessica) | 在采用英特尔®凌动™的系统中实现一个基于FPGA的外设
7 e& T1 ]/ n1 a/ l* x (Ron/Ye MJ) | 利用DSP处理器的赛灵思FPGA协处理! R* U# S% p, s! d$ d
(Luc/ZhaoGang) | 12:00 - 1:30 | Lunch and Exhibit | 1:30 - 2:45 | 使用赛灵思Spartan ® -6千兆位收发器和PCIe端点模块进行设计
+ g8 q) n @+ r" ~6 h9 u( J% K0 S7 u ( Nasser/Li KZ) | 针对用户体验的产品设计5 K1 O7 P" O3 I
(Bryan/Cai JL) | 高速时钟:挑战,陷阱及对策; i9 q5 s v- a; v
(Jessica) | 2:45 - 3:15 | Break and Exhibit | 3:15 - 4:30 | 利用赛灵思Virtex ® -6的PCIe 第二代端点模块进行设计
& S& j6 J4 P8 M) z# u3 }3 t (Nasser/Li KZ) | 与真实世界的接口
: H/ |2 c: a. i" o7 e (Jim/Cai JL) | 基于FPGA的无线通信系统设计
! O s" o8 h0 a" g: j4 g (Luc/ZhaoGang) | 4:30 - 4:45 | (Door Prize Drawing - Exhibit Area) | | | |
|