|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 zhh2045 于 2009-10-26 19:16 编辑
( @7 d3 W7 D# X2 W4 g2 o$ S ?% F/ f, [" p4 }8 [
本人是SI新手,请大家帮帮忙。" v7 A* g4 [6 p: Y9 ~5 D
5 e2 ^/ p* T% l8 o
1、DQS和DQ信号通过静态时序分析计算出来的margin 大于200ps,应该说可允许的走线偏差很大。但一般的布线规范都推荐小于200mil甚至小于50mil的走线偏差。如果静态时序分析不能用于指导实践,那计算它的意义在哪里?
& q2 C- k& b+ i3 I& n% R1 j" e1 n# H
@# G1 ]9 ^/ z/ E, V# d
2、类似于DDR2这样的源同步时序系统,对走线长度到底有没有约束?我个人认为源同步时序只对走线等长有要求,但部分论文中也出现了使用静态时序分析得出对走线总长度的约束。这是作者本人的理解错误,还是确实有关系?
. O2 A7 \- |. s' k, j: A( `" R
" |3 J8 D. j9 l, x z. \; `7 i- f' n" ~, ?/ F
6 S% c; U' m/ n8 P8 _3、采用freescale的MPC8548作为输出,在仿真时得到的波形,转折点非常尖锐,整个波形呈梯形。而我查阅其他论文中提供的相关波形,转折处均较非常平滑,波形近似正弦波。这到底是仿真设置的问题,还是厂家提供的IBIS模型的问题? |
|