找回密码
 注册
关于网站域名变更的通知
楼主: superlish
打印 上一主题 下一主题

什么样的器件下面需要设置隔离区或挖空呢?

[复制链接]

该用户从未签到

16#
发表于 2008-4-7 13:36 | 只看该作者
晶振下方挖到地层,是为了减少寄生电容影响晶振的谐振频率。还有RF芯片下方挖到地层,都是为了减少寄生电容的影响。如果layout过手机板子就明白了。
! Z# ^& ^5 p: G7 ?
! M6 K" E8 m8 J( {
可以具體講一下寄生電容的影响嗎!

该用户从未签到

17#
发表于 2008-4-26 14:49 | 只看该作者
晶振下做地面,地面比零件大1毫米,零件下不打孔,其它走线远离晶振
% o. l" ~, M5 j- Q; u# {* U; I还有就是晶振一定最近放置. G0 N7 h% j  i' d6 X: T2 @
( ?" M$ m( ?) w' K8 L1 C
[ 本帖最后由 sxiaofeng 于 2008-4-26 14:51 编辑 ]

该用户从未签到

18#
发表于 2008-4-26 22:47 | 只看该作者
支持楼上的观点,这样对屏蔽方面好一些

该用户从未签到

19#
发表于 2008-5-7 13:33 | 只看该作者
晶振下面,我是故意敷地,且焊接的时候,通过电阻引脚把晶振的外壳与地连接.增强其抗干扰.

评分

参与人数 1贡献 +4 收起 理由
infotech + 4 感谢分享

查看全部评分

该用户从未签到

20#
发表于 2008-5-8 20:26 | 只看该作者
强电,一般几乎是直流,防爬电居多;  y; r) ~% i2 `' K, \% q; O& L  [
射频,隔离,或为形成一个需要的地环路。

该用户从未签到

21#
发表于 2008-6-5 12:56 | 只看该作者
隔离区一般是为了分开高低压区:如网口,电话口

该用户从未签到

22#
发表于 2008-6-20 22:42 | 只看该作者
原帖由 xhymsg 于 2008-3-27 14:17 发表
4 z8 a1 f3 W+ y$ ^# c, `' J1 {& {% X% h' d, U. H2 C
是吗?我们不挖
) g1 P+ o8 o; Y# }+ e
, E, O! N+ U0 s
我看到好多参考板也没有挖,

该用户从未签到

23#
发表于 2008-6-23 13:09 | 只看该作者

RJ45下我们也挖空

而且内部线路到地至少2mm  防止高压" R+ a" P0 e! i! Q5 w( h* ~% V
高频头下也挖空 !

该用户从未签到

24#
发表于 2008-6-28 09:36 | 只看该作者
原帖由 frankyon 于 2008-6-23 13:09 发表 ! C; B, l- ?& z3 N6 x& N& @' j* P
而且内部线路到地至少2mm  防止高压( K& E3 Y$ _$ ~; c
高频头下也挖空 !

7 ?9 @3 Y: r% p4 e3 c% |" w* i7 k8 k# K1 P0 R4 q3 ]
高频头,我看到好多的参考设计, THOMSON, LG , SHARP, NXP 的TUNER 都没有挖空啊, 你们挖空是不是节省PCB 面积, 节省成本啊, 好多的厂家这样做, 呵呵.

该用户从未签到

25#
发表于 2008-8-4 21:27 | 只看该作者
为了减少信号与参考面的寄生电容,会在信号出PIN的地方将参考层挖空。即增加ANTIPAD
# c; U, P. g, U* s0 r* x& s; r5 o4 Y& E, _0 b
. \: S; R* @% i5 t; A/ V- l! p9 n6 f
有谁是做SERVER的,交流一下阿
% E- x1 P. x3 ?* ]- |2 SDDR3

该用户从未签到

26#
发表于 2008-8-5 08:38 | 只看该作者

不错的问题,希望大侠们多多发表见解。多谢!!

不错的问题,希望大侠们多多发表见解。多谢!!

该用户从未签到

27#
发表于 2008-9-28 15:18 | 只看该作者
答复27楼的。
! p( {$ w7 x( M% h1 B' m: o确实有这样处理的。通常芯片的焊盘比走线要宽,这样会出现一个阻抗不连续点。将下方挖空,是为了增加其参考层的距离,抵消由于焊盘变宽造成的阻抗下降。通常器件焊盘下方掏空,应该也只是其对应的参考层挖空。

该用户从未签到

28#
发表于 2008-9-29 15:11 | 只看该作者
RJ45下挖空起什么作用,抗干扰?* X3 g0 e0 i9 }; U6 _( d2 U
还有网口的变压器是1:1的,电平是一样的吗?这个变压器为什么能起到隔离干扰的作用

该用户从未签到

29#
发表于 2008-9-30 15:56 | 只看该作者
说参考平面挖空是什么意思啊?
9 q8 |' K9 N4 ]4 n& o: {如果是四层板,第二层是GND ,那大家说的是把哪一层的挖空呢 ?不解中……

该用户从未签到

30#
发表于 2008-10-5 16:28 | 只看该作者
原帖由 wjdai 于 2008-9-28 15:18 发表 . g- @* w- |! Z% s2 I; X
答复27楼的。* I% q9 z/ G2 [3 C% P
确实有这样处理的。通常芯片的焊盘比走线要宽,这样会出现一个阻抗不连续点。将下方挖空,是为了增加其参考层的距离,抵消由于焊盘变宽造成的阻抗下降。通常器件焊盘下方掏空,应该也只是其对应的参考 ...
没明白是什么意思?偶比较弱啦
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-16 22:49 , Processed in 0.140625 second(s), 22 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表