TA的每日心情 | 开心 2019-11-19 15:19 |
---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
看看非理想回路,同步开关噪声和电源分配
# \0 q8 q% R+ @# {3 M) s$ o
+ k* N% c* }, v+ Q本章将要讨论三个方面的内容----非理想回路、同步开关噪声和电源分配,它们之间的联系是非常紧密的,实际上,它们各自产生的影响有时在实验室的测试设备中都是很难分辨的。以前,这些效应在设计过程中常常被忽略,只有在早期系统工程建立后才能被发现和修补。" d6 [3 O, I, `& J& ~2 k
然而,随着器件速度的提升,那些后期补救办法的效果越来越差,而这些效应对系统的性能的影响则越来越显著。鉴于本章所阐述的内容是高速理论中最难理解的部分之一,而同时也是任何高速设计中所必须考虑的非常关键的东西,所以读者们应当给予充分的重视。通常,设计人员往往是期望这些问题不是很重要继而可以忽略,但是期望是没有任何作用的,最好是在问题出现以前就做好准备。; }3 l! D- P' w7 j5 M s/ Y% @
( a6 t2 _# M, r* P6.1、非理想的电流回路到目前为止,本书已经讲述了对一个信号从驱动端经过封装、接口、接插件、母板走线、过孔和拐角,最后到接收端的整个过程进行建模所必须的各方面内容。现在我们将重点关注非理想电流回路,这也是高速设计中最难理解的一个概念。本章中详细阐述的很多效应是很难甚至不可能使用传统的电路仿真器进行模拟的,而通常必须使用全波仿真器才能观察到完全的效应。接下来这部分内容的侧重点将不是讨论详细的建模技术,而是更多地分析信号回<br/>流路径对系统性能的总体影响以及其产生的物理机制。总的说来,设计的规则就是要保证非理想的回流路径尽可能的减少。$ V, L" Q& G- Y5 G8 q( c' u( k
# i( o$ W: c/ R) Q- Y' x2 E L q* Q5 y8 B( K& L8 W
|
|