找回密码
 注册
查看: 6226|回复: 39
打印 上一主题 下一主题

usb的布板我怎么布 对不对 请教了!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-5-12 14:32 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我的USB的D+和D- 这样走蛇形线对不对 如果不对 我想知道USB的布线有哪些要求?
- L& p9 i& G( X1 p如果是采用USB1.1的速度 这样布线有影响没有?如果是USB2.0的速度应当如何改进,后面的芯片是USB的ESD芯片
6 ]0 N* p2 r/ [/ }% W谢谢!!!!

usb.JPG (147.05 KB, 下载次数: 18)

usb.JPG

该用户从未签到

2#
发表于 2009-5-12 15:17 | 只看该作者
走差分吧

该用户从未签到

3#
 楼主| 发表于 2009-5-12 15:31 | 只看该作者
希望能得到具体的回答阿

该用户从未签到

4#
发表于 2009-5-12 16:37 | 只看该作者
楼主预估下阻抗吧,不知道你的走线啥用意

该用户从未签到

5#
 楼主| 发表于 2009-5-12 16:52 | 只看该作者
我想知道USB有没有意义走蛇形线来防止静电(就像雷击等那种用的蛇形线的方法),如果采用USB2.0的规范大概速度有480MHz的速度,这样走有没有意义还是只需要等长阻抗一致就可以?

该用户从未签到

6#
发表于 2009-5-12 17:44 | 只看该作者
防止静电,浪涌之类的,你不是用保护器件了吗。: q- e' ~( G! u  b0 ^

) M) |9 `& r* m. W& C$ Y5 b这里还是要注意信号质量,你这么走,差分线怎么耦合啊!

该用户从未签到

7#
发表于 2009-5-12 17:44 | 只看该作者
防止静电,浪涌之类的,你不是用保护器件了吗。
3 M" E% M& u1 V9 ^/ q0 k, Y9 v+ I0 U) ~( u* T8 {
这里还是要注意信号质量,你这么走,差分线怎么耦合啊!

该用户从未签到

8#
 楼主| 发表于 2009-5-12 18:10 | 只看该作者
采用差分的方式来走吧

该用户从未签到

9#
发表于 2009-5-12 20:20 | 只看该作者
8# panchenqi

该用户从未签到

10#
发表于 2009-5-12 21:58 | 只看该作者
USB_2.0_LAYOUT_GUIDE.pdf (253.15 KB, 下载次数: 599) USB 2.0 板载设计及布线指南.pdf (1.27 MB, 下载次数: 807)

该用户从未签到

11#
 楼主| 发表于 2009-5-13 00:08 | 只看该作者
受教了  感觉大家和斑竹的关心 现在正在学习差分线理论 改进电路板设计 谢谢哈

该用户从未签到

12#
发表于 2009-5-18 11:28 | 只看该作者
直接接就行了,到时加个保护芯片就行了,也就1块钱的成本,能防浪涌静电。

该用户从未签到

13#
发表于 2009-5-25 19:46 | 只看该作者
谢谢,受教了!!

该用户从未签到

14#
发表于 2009-5-26 16:18 | 只看该作者
学习

该用户从未签到

15#
发表于 2009-5-30 22:11 | 只看该作者
走差分线,7.5mil的线宽和线距,和其他同层线路之间最好是20mil以上,USB线下方最好是不要过电源线,旁边不能有功率电感之类的干扰源,DC-DC最好隔在2cm以上,USB下方数据线不要平行走,我们有时候走USB只留一个完整的GND给USB其他的掏空。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-23 05:18 , Processed in 0.093750 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表