找回密码
 注册
关于网站域名变更的通知
查看: 2649|回复: 5
打印 上一主题 下一主题

请教SDRAM等长布线?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-4-28 22:46 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
现在布线布到SDRAM了% G4 O3 ?4 t# b2 Q
想请教下:( h- e; U, i% _4 c6 C6 V5 }; @
1:数据线、地址线、控制线 哪一组对等长要求比较严格呀?+ m" {/ e" [! P' q6 g
2:数据线、地址线、控制线、时钟线 布线的长短关系式怎么样的呀?- R. E8 V1 c, L# \) u8 `, \' `  r4 l
3:DSP到两个SDRAM的数据线 地址线 控制线是在各个SDRAM处等长呀还是两个SDRAM处都要求等长呀?
6 H5 q' D2 g4 P& P. \, f" s    比如D0、D1到SDRAM1,D2、D3到SDRAM2,这样的话是D0、D1相等呀还是要求D0、D1、D2、D3都必须要相等呀?
/ _: v$ e: ]! l* \) @! N    那么地址线 时钟线 控制线也和数据线的要求一样吗?$ e1 @9 _$ p2 U. V2 `
4:在走线中间加的匹配电阻应该记入等长线里面吗?该如何计算?5 Q. |! n+ l3 r, ?3 V  [7 Q
5:等长线是引脚到引脚间的长度吗?

该用户从未签到

2#
 楼主| 发表于 2009-4-28 22:47 | 只看该作者
关于这点有太多的疑问了* [4 A# V% P2 @0 }' M/ X
希望大家多多指点5 Y6 F2 n1 e; G  @; E0 {
谢谢( d1 ]9 b: ?3 h. _7 c
讲的越详细越好( K8 M. Y8 |- i
谢谢

该用户从未签到

3#
发表于 2009-4-29 09:14 | 只看该作者
有太多的疑问,感觉你没有理解芯片的工作方式,建议你还是先学习一下芯片的时序图,要不等你调试的时候也很郁闷。

该用户从未签到

4#
 楼主| 发表于 2009-4-29 09:39 | 只看该作者
有太多的疑问,感觉你没有理解芯片的工作方式,建议你还是先学习一下芯片的时序图,要不等你调试的时候也很郁闷。
  i. `4 Y6 w9 y+ ?0 e3 I# Qliqiangln 发表于 2009-4-29 09:14
7 `# w' M# S: R2 K
谢谢
) }% s; n' T# a. Q能不能说的详细点呢
头像被屏蔽

该用户从未签到

5#
发表于 2009-4-29 14:52 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

该用户从未签到

6#
 楼主| 发表于 2009-4-29 15:10 | 只看该作者
SDRAM不需要考虑等长问题,除非你的走线特别长(>4000mil)。别把问题复杂化。而且千万不要认为涉及到高速数字信号就是等长问题!
* h) o. T+ E5 i, b, F7 T' h_hhh_ 发表于 2009-4-29 14:52

  _$ B/ a& S2 o1 X- g4 {所有的走线都不考虑等长吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-19 13:27 , Processed in 0.109375 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表