EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
利用R/C滤波器实现DAC去干扰电路 ' C- C4 X* H; a( d0 b# d
4 K6 ^. g i# \在路上似乎到处都有令人讨厌的减速带,在行车道和停车场,随处可见它们的身影。尽管它们的尺寸大小不一,但都一样不讨人喜欢。碰到这些减速带时,您可以选择减速通过以减少对车辆的磨损,也可以退回去,但最好的办法是绕过去。
. X7 A- `5 I/ {" R1 ?9 ~+ L) Y n+ x, }+ L& S! W x; K3 r6 A
昨天,在我减速通过一条讨厌的减速带时,突然想到了我的那个精密型 16 位 R-2R DAC。它在中间刻度时存在短时脉冲波形干扰问题(请参见图 1)。我想,在选择使用具有较大短时脉冲波形干扰特性的 DAC 时,可以在 DAC 输出端添加一些去干扰电路,从而减少干扰的影响。两种常见的 DAC 去干扰电路是简单的低通滤波器(相当于一种减速方法),以及采样/保持电路(相当于“绕过”干扰)。这两种去干扰电路都可以降低干扰振幅,或者去除干扰能量。
7 `4 w. _, [) i5 r2 K$ I8 G
1 \0 V; x. p7 G1 o) r
7 j1 s8 I$ M: B \2 S图 1 16 位 DAC 产生的讨厌干扰 $ U8 Y& ~8 |$ p
: \! I+ o, j& k最简单的 DAC 去干扰方法是在 DAC 放大器输出端 (VOUT) 使用一个 R/C 滤波器(图 2 底部)。这种滤波器可以降低干扰的振幅,但增加了建立时间。
$ b8 e$ m1 W3 z# s- z: W: [0 L4 q- l+ I3 d/ n$ g7 L5 d6 b
& s) y/ N& E1 s0 z8 X; w
图2顶部的曲线为DAC负载DAC(LDAC)引脚的信号。利用DIN(数据输入)引脚和CLK(时钟引脚),便能够以串行方式将一个数据字载入到 DAC 中。一旦DAC 有了全部的数据,LDAC 引脚的升沿便将数据字载入内部 DAC 寄存器。这样便改变了 DAC 输出电压。中间的曲线表示测得的 DAC 输出中间刻度模拟干扰。底部曲线表示使用一个 R/C 低通滤波器后测得的模拟信号。
# K W4 b1 X2 o6 K
3 W f- G& Q3 T* r. U3 }0 C( p4 G) `7 r0 T4 {4 d$ A+ d
图 2 R-2R DAC8881 (Vref = 5V, AVDD = 5V) 中间刻度转码 ; L+ Z2 a$ ^4 }+ t% N- d* q
; E8 O, e( e ~0 B一般而言,这个过程会比较顺利。在您增加(或者减小)数据码值时,输出电压也随之上升(或者下降)。但在四分之一和四分之三中间刻度处,DAC 会产生干扰。中间刻度干扰最大。' G6 X) @9 L5 k' i2 u
) z2 S% ^2 |$ _! ~3 S w' w! w要想确定正确的 R/C 比,首先要查看干扰时间,然后给您的滤波器选择一个 3dB点,其比干扰频率低 10 倍左右。
4 i+ a" C- O$ H X# [
& z1 s+ k' }8 L- z' n, g例如,图 2 中干扰时间约为 1 μsec,经过转换得到 1 MHz 干扰时间。由这种估算,我们知道图 2 中的 R/C 值构建了一个 80 kHz 低通滤波器。在选择您的 R/C 值时,请确定 R 足够的低,以避免出现载入误差。4 B8 V2 G+ W* e& Z" S! [6 E ~
- Z( \1 o5 S: H% F4 L2 K
这种 R/C 滤波器解决了 R-2R DAC 干扰问题,但它也并非是一顿“免费的午餐”。正如您在图 2 底部曲线所看到的那样,R/C 滤波器延长了 DAC 的建立时间输出信号。1 X d& Z$ k7 b. }1 k
& p9 Q, a+ ^2 E3 @$ P
根据您不同的应用要求,简单的R/C滤波器都可以奏效。如果系统要求一个有干扰问题的R-2R DAC,则开关电容解决方案结合 R/C 滤波器可能会是一种解决方案。: r6 V' T9 h+ J' G9 q, a
/ k8 F8 ~& p% j* p! {5 v0 \ |