找回密码
 注册
关于网站域名变更的通知
查看: 414|回复: 1
打印 上一主题 下一主题

电磁兼容设计及测试技术分析 

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-2-15 07:30 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
电磁兼容设计及测试技术分析

" k& r: c' d( P6 D
1 r* M. J& Q! W6 [! F5 D8 B7 X
摘要:针对当前严峻的电磁环境,分析了电磁干扰的来源,通过产品开发流程的分解,融入电磁兼容设计,从原理图设计、PCB设计、元器件选型、系统布线、系统接地等方面逐步分析,总结概括电磁兼容设计要点,最后,介绍了电磁兼容测试的相关内容。
5 @) o5 K9 X: x. v) g
- `/ G8 v1 M( |) `当前,日益恶化的电磁环境,使我们逐渐关注设备的工作环境,日益关注电磁环境对电子设备的影响,从设计开始,融入电磁兼容设计,使电子设备更可靠的工作。
& O; ~3 h8 [5 Q% Y
, f2 v" [" {# [; |* Z* c) @电磁兼容设计主要包含浪涌(冲击)抗扰度、振铃波浪涌抗扰度、电快速瞬变脉冲群抗扰度、电压暂降、短时中断和电压变化抗扰度、工频电源谐波抗扰度、静电抗扰度、射频电磁场辐射抗扰度、工频磁场抗扰度、脉冲磁场抗扰度、传导骚扰、辐射骚扰、射频场感应的传导抗扰度等相关设计。
+ t( Y5 C& @4 X# g9 S
2 c% ~6 }5 U0 y, E电磁干扰的主要形式
. ?  N* D+ K7 Q: \5 Q
, a' K, j( ]4 L8 C6 S" b9 A- E电磁干扰主要是通过传导和辐射方式进入系统,影响系统工作,其他的方式还有共阻抗耦合和感应耦合。9 b  x0 y' a+ w, `. z
! V& E9 r# F1 N" n: k  c
传导:传导耦合即通过导电媒质将一个电网络上的骚扰耦合到另一个电网络上,属频率较低的部分(低于30MHz)。在我们的产品中传导耦合的途径通常包括电源线、信号线、互连线、接地导体等。' o2 W" G5 l8 H; A( B

* F& M# c5 _' k( [2 V辐射:通过空间将一个电网络上的骚扰耦合到另一个电网络上,属频率较高的部分(高于30MHz)。辐射的途径通过空间传递,在我们电路中引入和产生的辐射干扰主要是各种导线形成的天线效应。
/ C! Z8 G# ]+ N  V7 Z2 z' ?& e; k5 F0 t/ c& h( F
共阻抗耦合:当两个以上不同电路的电流流过公共阻抗时出现的相互干扰。在电源线和接地导体上传导的骚扰电流,多以这种方式引入到敏感电路。+ t+ H2 H2 [' f) x) ~* k
  C* ?: k. M& \
感应耦合:通过互感原理,将在一条回路里传输的电信号,感应到另一条回路对其造成干扰。分为电感应和磁感应两种。, |( g' X2 S' ]0 z$ X
7 J. a$ S& ?4 B# \. b6 `
对这几种途径产生的干扰我们应采用的相应对策:传导采取滤波(如我们设计中每个IC的片头电容就是起滤波作用),辐射干扰采用减少天线效应(如信号贴近地线走)、屏蔽和接地等措施,就能够大大提高产品的抵抗电磁干扰的能力,也可以有效的降低对外界的电磁干扰。  \+ Y" n, m4 h2 x5 h2 x

: F5 N" Y; \# Z9 C电磁兼容设计
, W6 q& ~1 h$ S6 \: b* i6 g" B0 g( P5 ^+ D# e
对于一个新项目的研发设计过程,电磁兼容设计需要贯穿整个过程,在设计中考虑到电磁兼容方面的设计,才不致于返工,避免重复研发,可以缩短整个产品的上市时间,提高企业的效益。
! b1 v0 v1 h" t& e5 m: w: ~0 o' E( n. Y+ E5 y
一个项目从研发到投向市场需要经过需求分析、项目立项、项目概要设计、项目详细设计、样品试制、功能测试、电磁兼容测试、项目投产、投向市场等几个阶段。, i3 S# E; B! J" z/ q
+ }* ^1 h: M$ }. p8 I
在需求分析阶段,要进行产品市场分析、现场调研,挖掘对项目有用信息,整合项目发展前景,详细整理项目产品工作环境,实地考察安装位置,是否对安装有所限制空间,工作环境是否特殊,是否有腐蚀、潮湿、高温等,周围设备的工作情况,是否有恶劣的电磁环境,是否受限与其他设备,产品的研制成功能否大大提高生产效率,或者能否给人们的生活或工作环境带来很大的方便,操作使用方式能否容易被人们所接受,这就要求项目产品要满足现场功能需要、易于操作等,最后要整理详细的需求分析报告,以供需求评审。- `+ y' S4 e% b" m
+ o! H6 k' |$ V9 u6 i% k
经过企业内部相关负责人的评审之后,完善需求分析报告,然后是项目立项,项目立项需要组建项目组,把软件、硬件、结构、测试等人员安排到项目组中,分配各自的职责。项目开发的下一阶段是项目概要设计,将项目分解成多个功能模块,运用WBS分解结构对项目进行功能分解细化,根据工作量安排时间,安排具体人员。整理项目概要设计报告,总体对项目进行评估,确定使用电源类型,电源分布情况,电源隔离滤波方式,系统接地方式,产品屏蔽,产品结构采用屏蔽设计,采用屏蔽机箱机壳,分析信号类型,对雷电、静电、群脉冲等干扰采取防护措施。
, g7 g) W' r& i. n$ x
% R" k+ t! W- j% {9 I  v9 p产品概要设计报告出来后要经过相关人员评审,分析实现方式是否合理,实施方案是否可行,由评审人员给出评审报告,项目组结合评审报告对概要设计进行修改后,进入产品详细设计阶段,这阶段的内容包括原理图设计、PCB设计、PCB采购及焊接、软件编写、功能调试等过程,原理图设计应考虑到电磁兼容方面的影响,对板级电源增加滤波电容,对信号的接口部分增加滤波电路,根据信号类型,选择合适的滤波电路,若信号为低频型号,应选择低通滤波电路,计算合适的截至频率,选择对应的电阻、电容等。另对接口部分设计大电流泄放回路,设置防雷器件,做到第三级的防雷。7 \* S" u3 g/ y/ n5 g8 u# I3 y2 K

1 r( n3 l" U  V, _5 a$ {一、元器件选型  n* a; k. o8 F! D

" U/ ~/ x) Y- `5 |) {- E我们常用的电子器件主要包括有源器件和无源器件两种类型,有源器件主要指IC和模块电路等器件,无源器件主要是指电阻、电容、电感等元件。下面分别对这两种类型元件的选型、在电磁兼容方面要考虑的问题做一些介绍。
, P  Y6 K- e0 z- V. o5 E4 J
; g# X7 ^3 `5 a7 ]4 |. Y8 H有源器件EMC选型
( a! l# h; p" A5 Y( W+ F
4 Y6 E9 ^4 ~, m- U5 v& {, o0 b( L! H4 @工作电压宽的EMC特性好,工作电压低的EMC特性好,在设计允许的范围内延时大(通常所说的速度慢)特性好一些,静态电流小、功耗小的比大的特性好,贴片封装的器件的EMC性能好于插装器件。
3 _- r/ e4 H/ x9 R( m$ q& g, O7 ?' p
" ~2 ~9 H# p! B2 j2 n无源器件选型
6 N$ \. _0 `% a
, r7 E1 v* v# k1 o1 _% Y, r无源器件在我们的应用中通常包括电阻、电容、电感等,对于无源器件的选型我们要注意这些元件的频率特性和分布参数。
* _2 g$ `* I3 N0 p5 L$ a
8 |& o8 ^& ~1 V  q( |2 f. Q- v无源器件在某些频率下,会表现出不同特性,一些电阻在高频时拥有电感的特性,如线绕电阻,电解电容的低频特性好,高频特性差,而薄膜电容和瓷片电容高频特性较好,但通常容量较小。考虑温度对元器件的影响,根据设计原理,选用各种温度特性的器件。
( s$ b$ L  {) k, t, H2 A3 o- n, M4 a5 a
二、印制板设计
: c& E: l, ~) a' X" b) Q6 I8 N9 C; b9 X+ U! Y. i) ?8 l& V) Q
印制板设计时,要考虑到干扰对系统的影响,将电路的模拟部分和数字部分的电路严格分开,对核心电路重点防护,将系统地线环绕,并布线尽可能粗,电源增加滤波电路,采用DC-DC隔离,信号采用光电隔离,设计隔离电源,分析容易产生干扰的部分(如时钟电路、通讯电路等)和容易被干扰的部分(如模拟采样电路等),对这两种类型的电路分别采取措施。对于干扰元件采取抑制措施,对敏感元件采取隔离和保护措施,并且将它们在空间和电气上拉开距离。在板级设计时,还要注意元器件放置要远离印制板边沿,这对防护空气放电是有利的。
3 v- n) e- S0 \/ ~
4 j4 H/ L. O6 |8 Y$ Y采样电路的原理图设计参见图1:
图1:采样电路设计。

9 I$ o8 N* z  q/ Z" B' k- r电路的合理布局可以降低干扰,提高电磁兼容性能。按照电路的功能划分若干个功能模块,分析每个模块的干扰源与敏感信号,以便进行特殊处理。
- R3 E! O: O9 w/ ^. u1 a
2 _) X  U" z+ h印制板布线时,需要注意以下几个方面:3 r4 a) ^: f2 b' g
  V7 X8 u& l" l) W# F+ f
1、保持环路面积最小,例如电源与地之间形成的环路,减小环路面积,将减小电磁干扰在此回路上的感应电流,电源线尽可能靠近地线,以减小差模辐射的环面积,降低干扰对系统的影响,提高系统的抗干扰性能。并联的导线紧紧放在一起,使用一条粗导线进行连接,信号线紧挨地平面布线可以降低干扰。电源与地之间增加高频滤波电容。
+ R6 q/ G# p7 n  R* @" l8 x
$ s* S. S& O& c" [2、使导线长度尽可能的缩短,减小了印制板的面积,降低导线上的干扰。
; K" }8 }" N5 d: b
8 p& U0 R/ t4 q3、采用完整的地平面设计,采用多层板设计,铺设地层,便于干扰信号泄放。
2 x( \1 k) \8 w5 V* o
7 E  S0 }9 K7 K# p4、使电子元件远离可能会发生放电的平面如机箱面板、把手、螺钉等,保持机壳与地良好接触,为干扰提供良好的泄放通道。对敏感信号包地处理,降低干扰。  F; ]; I+ X0 B- }& W1 T9 [

" K, J* v0 R1 d8 R0 s. Z( g5、尽量采用贴片元器件,贴片器件比直插器件的电磁兼容性能要好得多。
  t5 t$ _* E- ]' e& x2 |  Y1 \4 M
6、模拟地与数字地在PCB与外界连接处进行一点接地。
7 D+ E" Q6 O" S. ~. j5 w" e2 P  P
" k' g! U; S, V. o( F7、高速逻辑电路应靠近连接器边缘,低速逻辑电路和存储器则应布置在远离连接器处,中速逻辑电路则布置在高速逻辑电路和低速逻辑电路之间。. `6 U. v! ?6 C" n: N8 _

% ?- M! j) s! d, W7 Q8 ], z8、电路板上的印制线宽度不要突变,拐角应采用圆弧形,不要直角或尖角。5 s( o  ?) f6 i/ S

% E8 s7 e: r% U9、时钟线、信号线也尽可能靠近地线,并且走线不要过长,以减小回路的环面积。  W" z2 F) ]& k

5 i3 J5 w$ g5 M三、系统布线设计
- i! Q' O* U: n% n+ {- j& T7 u, P* n" m0 {' i/ G$ `
印制板设计出来后,进行试制,焊接调试,系统装机,考虑电磁兼容设计因素,机柜结构、线缆设计需要注意以下几个方面:
' b3 [+ l) x  \, A9 G
0 g' u! C, {' R7 j1、机柜选用电磁屏蔽柜,具有良好的屏蔽性能,很好地对系统进行屏蔽,降低外界电磁干扰对系统的影响。
$ Q5 |; X$ K6 r3 U5 a7 t& j9 i
4 K+ ~0 y6 N& y# D2、总电源进线选用屏蔽电源线,并加磁环,屏蔽层在进入机柜处360度接地。1 p6 m3 v1 D8 ^3 |' V9 o/ k) L
- {# Y+ s, y, e# s
3、对系统外部信号线选用屏蔽线,屏蔽层机柜入口处良好接地。2 }/ L- x- r2 N' z. v4 S, n1 V

0 P$ l+ k# F) }/ y! D4、设备外壳就近接机柜,避免交叉。
3 {( q2 H+ d( b6 r: C) ^* K
6 M% S, v1 i1 P' u+ G! o$ a5、系统设置隔离变压器和ups,保证系统供应纯净电源。
$ i3 z( K7 r& X# y2 c" t0 V/ y/ C/ E. ~$ \3 _2 P0 x
6、严格将电源线和信号线分开,设备外壳的各个面之间和各个板子面板之间要良好接触,接触电阻要小于0.4欧,越小越好,保证设备外壳良好接大地,这样在有静电释放时,不会影响到系统的正常工作。. g$ n! g3 i- R5 c& i
0 n4 W& H+ {: `9 C
四、系统接地设计# {+ N2 U7 B! e* C) F. g* ]$ \
  S' x# O, f# }, Q- U% @% }
接地是最有效的抑制骚扰源的方法,可解决50%的EMC问题。系统基准地与大地相连,可抑制电磁骚扰。外壳金属件直接接大地,还可以提供静电电荷的泄漏通路,防止静电积累。4 p. _" M7 g+ z, x2 y; u
' Y& d: _2 p) _. _, n9 t
1、地线的概念2 |+ b9 ~' G. W7 |7 ~

) v. g' `8 i% @9 t2 i安全接地 包括保护接地和防雷接地。
  z7 \* y! F9 e$ V# O0 ?
: |  T  X  q4 M/ @+ V' \保护接地 为产品的故障电流进入大地提供一个低阻抗通道;
& c# ~4 X) W! V# U3 @& Y/ |' R+ l
防雷接地 提供泄放大电流的通路;
8 u8 l( _% e! V4 s; V2 m( M' @) C, d9 _% v$ [& f' O
参考接地 为产品稳定可靠工作提供参考电平,为电源和信号提供基准电位。
4 D) l0 Z" ?: M+ S$ z% ], t& m- G$ L5 G' [; E
安全接地是为了当出现一些电气异常时,为大电流和高电压提供一个泄放的回路,主要是对电路的一种保护措施。参考地主要是信号地和电源地,是保证电路实现功能的基础。+ ]  g$ `& A- b* R" k3 p* k6 y
. N" R. k+ D' A# ?  G/ a" V
2、接地方式- E, m9 Z7 v' C7 y% P
) M! Q6 ~5 j1 J0 ]- P
悬浮接地 对一个独立的与外部没有接口的系统来说一般也没有什么问题,但是如果该系统与其他的系统之间存着接口如通讯口和采样线,那么悬浮接地很容易受到静电和雷击的影响,所以一般电子产品大多不采用悬浮接地。
% o$ E) i2 K4 j. X9 Z$ u" @$ o" K; H/ G/ P
单点接地 当f<1MHz时可以选择单点接地,可分为并联单点接地和多级电路串联单点接地两种。
+ {9 n* d* o& J  T! ], _- ^/ }
! e: f: o& K; ~* F5 Y1 ?0 A7 @并联单点接地:每个电路模块都接到一个单点地上,每个单元在同一点与参考点相连。1 {) _" F5 _# x% A) _7 Z

7 T/ [3 s# x6 P7 s! q: T2 `* z5 N' V多级电路的串联单点接地:将具有类似特性的电路的地连接在一起,形成一个公共点,然后将每一个公共点连接到单点地。
1 v2 W8 C( P- S% f( F- J. R8 H6 W" p$ ?# \# Y0 Z: J5 }9 S
多点接地 当f>10MHz时会采用多点接地。 设备中的电路都就近以接地母线为参考点。0 E9 E; R! b7 V/ i+ l; J5 r
- ]& u* R9 H1 P, Z9 x4 _. t* V
单点接地各电路接在同一点,提供公共电位参考点,没有共阻抗耦合和低频地环路,但对高频信号存在较大的地阻抗。多点接地为就近接地,每条地线可以很短,提供较低接地阻抗。1MHz~10MHz可根据实际需要选用哪种接地方法。7 o+ q6 m3 E+ {/ K' v3 [
$ C* C# ~+ A8 y' g- F6 _
混合接地 是综合单点接地与多点接地的优点,对系统中的低频部分采用单点接地,对系统中高频部分采用多点接地。
6 X6 F6 c9 `. F+ o& F. @3 M7 L2 _3 j) T( P5 B8 h% ]
信号线屏蔽接地 有高频和低频之分,高频采用多点接地,低频电缆采用单点接地。低频电场屏蔽要求在接收端单点接地,低频磁场屏蔽要求在两端接地。多点接地,除在两端接地外,并以3/20或1/10工作波长的间隔接地。
4 s: Z% e1 X; x/ V5 v# K- a' K. N; J8 Z. y+ X
系统做到良好接地,才能有效的抑制电磁干扰,一个大的系统机柜首先要保证每个面接触良好,接触紧凑,其次是机柜内部设备要就近接地,避免二次干扰,就近泄放电磁干扰。接口屏蔽线要进行环接,再就近接机架。机柜下方设置接地铜排,系统总地线选用铜带比较好,对电磁干扰进行很好的泄放,保证了系统的正常运行。
% P2 ]8 r' Q' R& ?( |/ `& V1 ^+ V; z5 s) {- C7 ^* Y) E

! J2 V/ G% m, ^4 V# u电磁兼容测试
. T# k8 Y" Q; J5 z! R$ P/ \& |) {% g1 V+ [0 m# u) q: {* K7 c  A: }
系统功能测试,满足现场功能需要后,进行电磁兼容测试,电磁兼容测试容易出问题是静电、群脉冲、浪涌、射频场传导等" x( U4 c3 D- o! c" {6 A: Q
, C& w9 j  h8 p% y7 I3 H8 F
1、静电抗扰度检测
) f6 u* u" L. {% {6 O, q' r+ I0 M0 {0 Y/ E/ P
参与了几个项目的静电抗扰度检测,对静电有一定认识。静电分为接触放电和空气放电,静电是积累的高压,当接触到设备的金属外壳时会瞬间放电,会影响到电子设备的正常工作,可能引起设备故障或重启,在安全性要求较好的场合这是不允许的。+ p+ w$ q7 {% [/ B

- g. H( v9 }( A. D, e* ]# f) a9 [. L) n静电会影响显示效果,可能出现显示闪烁或黑屏,影响正常显示和操作。静电还可能引起CPU工作异常,程序死机或重启。
8 y/ E2 l7 s2 A
4 t+ r& h/ J- N  z; o5 u2 t如果在产品详细设计阶段采用电磁兼容的相关设计,做静电试验不必过分担心,通过设计,对静电积累的电荷进行良好的泄放,不会影响系统的正常工作。
! @' v- M0 {9 ?  N9 O& h& y1 A" D1 _5 O, s% v
2、电快速瞬变脉冲群抗扰度检测
% {8 t7 D* c, T% m$ M- B" c
+ c, i- y, A! h* X( Q0 B' k0 |电快速瞬变脉冲群是一系列的高频高压瞬变脉冲施加在设备上,观察设备是否受到其影响。防护群脉冲主要的方法是“疏导”“堵”,“疏导”就是提供泄放回路,是干扰在进入系统之前,泄放至大地,良好的屏蔽层接地,可以泄放大部分动干扰,“堵”是使群脉冲滤除在设备之外,增加磁环,效果明显,封闭磁环的效果好于对扣磁环,也可以将磁环加入到板级中,固定在印制板中,这样使设备更可靠。
0 A2 P3 \! D9 v- `6 X5 b
9 a( `2 x3 A# n- u1 ~5 V; W' g& J对电源线、信号线、通讯线两端增加磁环,可以对群脉冲干扰进行防护。" S3 T. }* y- Y# z

  z! c% c$ U& Y$ V% @3、雷击浪涌检测3 _3 [$ c9 X/ X' L; A) l

% m" D5 [8 a0 a9 H; z! G雷击浪涌主要包含两个方面,一个是电源防雷,一个是信号防雷。0 N2 z0 ^3 ~/ j  m. ?2 S
5 P/ r: p% \- U: X# c& r1 o2 T
电源防雷主要是针对系统级而言的,系统级设计要按照三级防雷设计,总电源进入端设置电源防雷(如OBO公司的V20-C/3-PH 385),可以对系统的电源进行一级防护,电源经过电源防雷后,进入隔离变压器,隔离变压器可以对电磁干扰信号进行较好的防护,抑制其对系统的影响。后进入UPS,UPS可以滤除一部分干扰信号,这样电源再进入系统设备,电源是一种纯净的电源,可以使系统更好、更可靠的工作。
图2:系统电源部分设计示例。
" C3 ?2 s- }9 Y* {( m
信号防雷是对系统的信号通路进行防护,主要涉及的是板级设计,在板级设计中增加防雷器件,如气体放电管,增加TVS泄放回路,当有大电流时通过配套电阻和TVS、气体放电管泄放,对后级电路起到保护作用。而后信号进行光电隔离,再进入系统,系统可以采集到一个稳定的信号,使系统正常分析判断,正常发出指令,正常工作。另一方面就是设计较宽的信号范围,信号正常波动时,系统正常工作。# G& |( D5 Y9 S/ H% q' H! Y

$ ?+ z, Q2 S- _0 G. Q: `4、射频场感应传导的抗扰度检测' B  Y4 m/ I3 }0 W* x1 C# i
2 B! i1 E  @  O+ E' ?0 O1 X
射感试验可能会对显示信号、采集驱动等造成影响,可能使显示闪烁或黑屏,影响设备操作,可能使采集驱动工作异常,采集不到需要的信号,无法驱动现场设备。/ t) ~3 H  h9 I; v1 e# o

6 ^8 w8 ?  h- B- V射频试验是0.15k~80M频率范围内对信号线、电源进行干扰,3级强度是10V/m。
  e6 k0 v) I* @; h
9 V! a0 f% D2 ]射感防护的原则是将电源、信号线的屏蔽做好,屏蔽层良好接地,选择合适频率进行滤波,将干扰滤除。8 T/ h  h" ]7 }2 b0 |+ z8 Z9 K2 ~
" |$ D$ E2 _; O4 `7 }! Z
5、辐射发射检测、射频场辐射抗扰度检测
2 F  R2 v: S: n$ {0 S) F0 m. Z" f+ `; w' ?1 \
该测试主要是测试系统的抗射频信号及整体屏蔽性能,只要系统做好良好的屏蔽,系统地线接地良好,系统就可以通过检测。
6 P( a% I: |/ x) y0 M- _0 M+ ]- c" i( _+ O. @0 s
通过相关电磁兼容测试,产品就可以推向市场,进行试运行了,对试运行中出现的问题,进行汇总,以备产品的改进。9 D* K' Y/ b8 g* x
3 o6 b# r% `1 Y7 K, ^) N
电子产品满足相关的电磁兼容测试标准,通过测试,才可以推向市场,用户才能放心使用,极大地减小因电磁干扰发生的事故,对企业的效益、产品的推广起到积极的作用。

. R( K9 S( q" K; |: {

该用户从未签到

2#
发表于 2019-2-15 10:18 | 只看该作者
学习一下,谢谢楼主分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-18 16:40 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表