找回密码
 注册
关于网站域名变更的通知
查看: 2105|回复: 7
打印 上一主题 下一主题

高速电平转换电路

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-4-11 18:48 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我将CML信号通过差分线交流耦合成LCPECL信号,CML驱动端接50ohms的上拉电阻,差分线Z0=50ohms,输入端接4个电阻,分别是82,82,130,130,来控制输入端的电平.差分线上还串接0.1Uf的电容,结果仿真出来的结果很差,不知道应该怎么修改

该用户从未签到

2#
发表于 2009-4-12 00:35 | 只看该作者
你把CML段的50ohm去掉试试* |7 {) [% U3 C, l* V
还有就是你端接电阻的摆放位置,你仔细研究一下,看是否正确?

该用户从未签到

3#
 楼主| 发表于 2009-4-12 10:39 | 只看该作者
你把CML段的50ohm去掉试试,什么意识,差分线和上拉电阻的阻抗都不能去掉的吧.上拉电阻有调节电平的作用,所以要放在源端

该用户从未签到

4#
 楼主| 发表于 2009-4-12 11:02 | 只看该作者
本帖最后由 chenqinte 于 2009-4-13 08:58 编辑 : M; G0 G8 t8 [; g9 q
8 u: v3 y. j5 A4 C
  1 T. g. ?: J6 L: h  _
你看我这么画可以吗,后面100ohms和连线应该没有的。我采用了右上角这种方法

该用户从未签到

5#
发表于 2009-4-12 12:38 | 只看该作者
你把CML段的50ohm去掉试试,什么意识,差分线和上拉电阻的阻抗都不能去掉的吧.上拉电阻有调节电平的作用,所以要放在源端
; [* f- m$ ]' P4 ]% aliqiangln: CML 在输出的时候内部集成50欧姆了,没必要再外部再加50欧姆的电阻,这样输出阻抗变小了。

该用户从未签到

6#
 楼主| 发表于 2009-4-12 20:57 | 只看该作者
这样的话,仿真出来就完全不行了,振铃很严重

该用户从未签到

7#
 楼主| 发表于 2009-4-12 21:54 | 只看该作者
本帖最后由 chenqinte 于 2009-4-13 08:40 编辑
6 ~3 E4 U$ F* B6 E* U
, `* \% W, q$ u% s我把我的仿真结果给大家看看 # z2 l% ^  C6 m
频率是2.5g,这样的结果可以接受吗

该用户从未签到

8#
 楼主| 发表于 2009-4-13 11:22 | 只看该作者
我的电路是按照资料画的,不过各个元件实现什么样的功能我就不知道了,可以的话尅我分析下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-7 11:46 , Processed in 0.062500 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表