找回密码
 注册
关于网站域名变更的通知
查看: 4468|回复: 13
打印 上一主题 下一主题

求解0.1uf输出电容靠近IC,还是放在大电容后面?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-1-18 18:36 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
上图说话,有没有之前讨论这种帖子?

该用户从未签到

2#
 楼主| 发表于 2019-1-18 18:39 | 只看该作者
求解0.1uf输出电容靠近IC,还是放在大电容后面?

QQ图片20190118183333.png (39.12 KB, 下载次数: 6)

QQ图片20190118183333.png

QQ图片20190118183552.png (41.76 KB, 下载次数: 6)

QQ图片20190118183552.png
  • TA的每日心情
    奋斗
    2021-3-10 15:58
  • 签到天数: 11 天

    [LV.3]偶尔看看II

    3#
    发表于 2019-1-19 11:18 | 只看该作者
    一般先大后小,至于效果差异,我估计差不多吧,毕竟很靠近。

    点评

    先大后小是指小电容放在大电容后面?  详情 回复 发表于 2019-1-21 09:29

    该用户从未签到

    4#
    发表于 2019-1-19 12:36 | 只看该作者
    我的理解,容量越低的电容越靠近需要ic,不论 是dcdc,还是主ic

    该用户从未签到

    5#
    发表于 2019-1-19 21:33 | 只看该作者
    小电容,靠近处理端,大电容靠后

    该用户从未签到

    6#
    发表于 2019-1-20 09:12 | 只看该作者
    理论上先放小电容,但DC/DC的频率不高,影响不大,

    该用户从未签到

    7#
    发表于 2019-1-20 11:19 | 只看该作者
    我一般靠近LDO放小电容

    该用户从未签到

    8#
     楼主| 发表于 2019-1-21 09:29 | 只看该作者
    xbin 发表于 2019-1-19 11:18
    : C- j7 R+ v& V0 p) q一般先大后小,至于效果差异,我估计差不多吧,毕竟很靠近。
    # {3 x* O. B' l
    先大后小是指小电容放在大电容后面?, q4 M7 w9 K" {- x6 m, `, X  ^

    点评

    是的,DCDC的输出的话,我是放在大电容后面。如果是DCDC的VIN的话,就小电容靠近芯片。  详情 回复 发表于 2019-1-22 09:20
  • TA的每日心情
    奋斗
    2021-3-10 15:58
  • 签到天数: 11 天

    [LV.3]偶尔看看II

    9#
    发表于 2019-1-22 09:20 | 只看该作者
    Sodonn 发表于 2019-1-21 09:29$ C- k& O4 u3 [1 O1 N2 a7 `
    先大后小是指小电容放在大电容后面?

    / t, _) \2 q: \+ s6 W2 w是的,DCDC的输出的话,我是放在大电容后面。如果是DCDC的VIN的话,就小电容靠近芯片。
    ) c8 a. E4 L- p7 W  a6 x

    该用户从未签到

    10#
    发表于 2019-1-22 10:11 | 只看该作者
    一般小电容都是靠近输入端放置,如果这个0.1uf的是在电源的DC-DC的输入端的话,就会靠近DCDC放置。电源供电输出给IC,就靠近IC放置, 滤除IC工作的时候IO口的快速开通关断对电源的干扰。

    点评

    这个小电容是3V3输出电容,5V降压3V3  详情 回复 发表于 2019-1-22 14:19

    该用户从未签到

    11#
     楼主| 发表于 2019-1-22 14:19 | 只看该作者
    CrazyJudd 发表于 2019-1-22 10:11
    6 T) z0 v; x! U1 Y! x, F2 e7 u一般小电容都是靠近输入端放置,如果这个0.1uf的是在电源的DC-DC的输入端的话,就会靠近DCDC放置。电源供电 ...

    0 y! P/ m" Z+ ]5 D! x这个小电容是3V3输出电容,5V降压3V37 ?4 \: O- v! r( z3 K, k

    该用户从未签到

    12#
    发表于 2019-1-22 17:58 | 只看该作者
    樓上各位的說法大致是對的但是有一個很大的盲點 ,  是要講究擺放位置還是導線的距離?
    % I- v* i* y% i這個要搞清楚  De-CAP 是用來解除電源迴路的高阻抗問題  ,  其實就是要平衡迴路上的電感量.
    : @; ]- e- }9 a: u5 x2 `0 m3 J我見過很多案例都是電容放得很近(就放在IC  背面夠近了)理論上應該夠好的了 , 但卻是無效 . 原因是這顆電容到IC 之間的迴路太長(他不是直接連通, 而是走線過via 再接到 Top 層的 Power pin.
    1 t  m: H8 Y  i7 n% j+ q& V0 U

    该用户从未签到

    13#
    发表于 2019-1-25 20:56 | 只看该作者
    这是一个LDO电路,输出端0.1uF的Cap靠近LDO芯片就好了...
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-10 11:03 , Processed in 0.187500 second(s), 32 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表