找回密码
 注册
关于网站域名变更的通知
查看: 418|回复: 1
打印 上一主题 下一主题

DSP系统中的EMC和EMI的解决方案

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-12-17 10:49 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
DSP系统中的EMC和EMI的解决方案

6 q; P4 j, O* A& X! L
     在任何高速数字电路设计中,处理噪音和电磁干扰(EMI)都是必然的挑战。处理音视讯和通讯讯号的数字讯号处理(DSP)系统特别容易遭受这些干扰,设计时应该及早厘清潜在的噪音和干扰源,并及早采取措施将这些干扰降到最小。良好的规划将减少除错阶段中的大量时间和工作反复,可节省整体设计时间和成本。
; g- g5 M# i+ u) J7 H+ j, k    如今,最快的DSP的内部频率速率高达数GHz,而发射和接收讯号的频率高达数百MHz。这些高速开关讯号将会产生大量的噪音和干扰,将影响系统性能并产生电平很高的EMI。而DSP系统也变得更加复杂,如具有音视讯接口、LCD和无线通讯功能,以太网络和USB控制器、电源、振荡器、驱动控制以及其它各种电路,它们都将产生噪音,也都会受到相邻零组件的影响。音视讯系统中特别容易产生这些问题,因为噪音会引起微妙的性能衰减,但这几乎不会显露在离散的数据之中。 ' m- T# `7 N7 O* e! ^7 z, v* M4 Z/ Z
    重点是要从设计开始就着手解决噪音和干扰问题。许多设计第一次都没有通过联邦通讯委员会(FCC)的电磁兼容测试。如果在早期设计中,在低噪音和低干扰设计方法上花费一些时间,就会减少后续阶段的重新设计成本和产品上市时间的延迟。因此,从设计一开始,开发工程师就应该着眼于:
$ d3 S4 ?3 a, Q* }7 E1. 选用在动态负载条件下具有低开关噪音的电源; 6 t9 [4 i3 C& J, W  |
2. 将高速讯号线间的串扰降到最小;
- e% y7 `) w+ A! p0 O3. 高频和低频退耦;
, h& B& {$ e$ e- R  \4. 具有最小传输线效应的优良讯号完整性;
1 V' x- v( j6 s. e如果实现了这些目标,开发工程师就能有效避免噪音和EMI方面的缺陷。 1 x" s0 e  a6 A( B4 i
噪音的影响及控制 + ^" S9 J; [$ r+ J
游客,如果您要查看本帖隐藏内容请回复

" v3 A0 ]; b" [) |7 {# @1 T5 `  i4 q0 c  V9 o: V+ P6 x

( O" I3 D6 ^1 p! t' Q- \
3 }. u& a+ k' a7 [
8 i9 k' f- b. x9 e6 V1 l
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-18 12:27 , Processed in 0.109375 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表