找回密码
 注册
关于网站域名变更的通知
查看: 6324|回复: 14
打印 上一主题 下一主题

SDRAM 时钟线、数据线、地址线、控制线走线原则问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-3-9 20:58 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
! K! v% B* w, U6 Y
    据有关高速PCB布线建议的文章介绍,SDRAM存储器走线时要注意“尽量短且等长”,不知道它说得是仅指数据线呢,还是包括数据线、地址线、控制线与时钟线?
0 p2 Z* ]& R; X$ j8 U$ \6 D对于数据线,等长比较好走,因为它是点到点的,而对于地址线、控制线,等长就难了,特别是时钟的要求颇多,线宽线距等方面各方面都要考虑。, j9 u+ l$ o) x& C5 M: r
地址线、控制线它们是一点到多点的,所以还与总线拓扑结构有关,而且PCB走线时空间紧张;* H: A  x" ^! Y. @% H2 D; d
  |( ?# S( c) o3 ^' V
请问各位有什么好的建议,尤其是地址线、控制线的拓扑结构,是否需要作等长处理,如果要的话,怎样作等长处理?
. I1 y0 H# r: F7 Y6 ^ - v1 ?! }! ^8 t& L. v, q5 u1 R
谢谢

该用户从未签到

推荐
发表于 2009-3-17 11:13 | 只看该作者
其实如果SDRAM控制器的时序设计余量比较足的话,等长的误差可以放宽到+-1inch,因为等长的主要考虑是信号同时到达接收端,而信号在PCB上的速度大概是6inch/s,2inch的误差只有300ps,相对于200MHz的SDRAM速度来说,只要setup和hold时间足够,这点误差还是可以接受的,但原则上是等长越严格,系统的稳定性越好,因为时序的余量越大。

评分

参与人数 1贡献 +4 收起 理由
kxx27 + 4

查看全部评分

该用户从未签到

2#
发表于 2009-3-9 22:22 | 只看该作者
数据线与地址线需要分别等长,且数据线与地址线也要等长,误差在500mil之内,一般地址线要比数据线长,且最长的线要控制在2英寸之内,即2000mil。数据线点对点布线,地址线一般走T型结构。

该用户从未签到

3#
 楼主| 发表于 2009-3-9 22:47 | 只看该作者
但是在别的地方看到
9 J+ Y  @8 m, \0 X3 f- l, h9 T# ?
# X. X8 Q  @6 b0 N7 b控制信以及地址线要和时钟线等长,线长不超过+-100mil;
. Z  Z5 p) O8 `, C4 D至于数据线,没有必要和时钟线,地址线以及控制线等长。

该用户从未签到

4#
 楼主| 发表于 2009-3-9 22:47 | 只看该作者
哪种说法对呢??

该用户从未签到

5#
发表于 2009-3-10 12:39 | 只看该作者
数据线可以不等长,但是有空间的情况下还是尽量等长吧,但是地址线和控制线是必须的,一般做到+-100mil,要特别注意拓扑结构的要求

该用户从未签到

7#
发表于 2009-3-19 09:22 | 只看该作者
楼上正解,很详细!

该用户从未签到

8#
发表于 2009-3-20 23:21 | 只看该作者
请问T型结构是什么样的拓扑类型?

该用户从未签到

9#
发表于 2009-3-23 21:53 | 只看该作者
8# lovelyday ! m' ]" M5 Q* n/ q* L4 n
就是一个Driver带出两个SDRAM,就属于T型Topology

该用户从未签到

10#
发表于 2009-3-25 21:20 | 只看该作者
不等长也没问题吧?

该用户从未签到

11#
发表于 2011-8-26 17:27 | 只看该作者
学习了。。谢谢分享

该用户从未签到

12#
发表于 2011-8-27 16:04 | 只看该作者
讲的都这么好啊,好像每人心里有答案一样

该用户从未签到

13#
发表于 2014-4-28 15:34 | 只看该作者
新手进来学习

该用户从未签到

14#
发表于 2014-5-8 15:52 | 只看该作者
这个等长线不线满不容易,偶现在还不会布等长线

该用户从未签到

15#
发表于 2014-5-30 19:04 | 只看该作者
需不需要等长,不是得考虑几个因素吗?
. `3 H! J" q+ Q/ X1)IC芯片的误差(温升,derating,驱动)
; v  ]* W; I7 b5 V* R+ f& ^0 w5 `* A1 ?2)规格Setup/Hold时间
% q/ p" v  ~2 D+ X. g1 O3)板级噪声(Jitter, 耦合,特征阻抗不连续,地飘移)
$ ]% a+ c% y; ~  J8 P考虑以上几点再算出板级余量不是吗?
) B/ J5 e8 A' N
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-19 07:26 , Processed in 0.109375 second(s), 25 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表