找回密码
 注册
关于网站域名变更的通知
查看: 641|回复: 6
打印 上一主题 下一主题

射频电路的电源电路该如何设计?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-8-30 11:07 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
射频电路的电源电路该如何设计?
    (1)电源线是EMI 出入电路的重要途径。通过电源线,外界的干扰可以传入内部电路,影响RF电路指标。为了减少电磁辐射和耦合,要求DC-DC模块的一次侧、二次侧、负载侧环路面积最小。电源电路不管形式有多复杂,其大电流环路都要尽可能小。电源线和地线总是要很近放置。
    (2)如果电路中使用了开关电源,开关电源的外围器件布局要符合各功率回流路径最短的原则。滤波电容要靠近开关电源相关引脚。 使用共模电感,靠近开关电源模块。
     (3)单板上长距离的电源线不能同时接近或穿过级联放大器(增益大于45dB)的输出和输入端附近。避免电源线成为RF信号传输途径,可能引起自激或降低扇区隔离度。长距离电源线的两端都需要加上高频滤波电容,甚至中间也加高频滤波电容。
游客,如果您要查看本帖隐藏内容请回复

% n) }2 f& h5 S8 F1 ~5 ]0 s3 G

该用户从未签到

2#
发表于 2018-12-26 10:02 | 只看该作者
本帖最后由 funeng3688 于 2018-12-26 10:10 编辑
, V: @+ h. C% e9 q) A3 e1 e) x4 n9 d
很好的内容!' i- |- b! u9 U% n
层叠结构方面,在射频区域不需要电源平面,只布电源线。
- n9 B$ I$ y+ d% ~# K; X1 C! Z理由是,电源无论如何干净,总是有噪声的,这种噪声不能耦合入LNA,否则接收灵敏度会出问题。
8 N! O* }! n9 V+ `9 l1 S2 Q电源噪声也不能进入PLL电路,产生相噪,导致EVM超标。) Y. S3 ^& F7 `$ l* \6 c

该用户从未签到

5#
发表于 2019-1-10 16:00 | 只看该作者

  j4 y. g, a5 C# Q, L7 \
* l6 D# ~* w: L) W) w' z3 I/ H1 m9 D

& [+ I6 x. F1 r9 M& i1 [/ x/ s: w% R, U; J4 l9 @; c  D7 \

; \/ m1 k, ?- u& \7 n% S( g: O% P' x& b/ L1 g1 A( n) d$ x
" @: w; }9 _3 [

) O6 |8 Q  H/ W3 J7 l
2 Y2 _" ^3 C" E4 j" p& n4 g; G4 V/ K
, l0 H: n7 e. L5 Q, I+ a, \+ j# I

3 K3 @  ?( V/ W4 i0 x9 B- A+ T% Z+ P, |
7 I/ a4 P: N& q- S
; p3 U$ l; H, @# |6 F
66666666666666666$ s( v: F  c! t* N) i. U! D

该用户从未签到

7#
发表于 2019-1-12 20:23 | 只看该作者
从工程经验来说:考虑到电源线一般比较长,途径的器件多。
; t6 T6 ~6 x! J3 S! }/ U
$ P) ~2 W6 @& m0 k% n1、Vcc星型拓扑的主节点处最好放置一个大容量的电容器,如2.2μF。有条件时,同时要加上10nf和对应频率的小电容,
2 k' W8 \7 b7 {1 S6 J在电源接芯片管脚处一定要再加上一个高频小电容,至少要一个。一般电源线两端的电容组合是 【2.2uF+10nF(+10pF
$ D8 v, n- z6 q+ j),10pF(+10nF)】
  u% N' ~& g! ~# M2 O- J2、考虑到电容的容值精度误差之类的,尽量要远离而不属于接近SRF。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-2 03:25 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表