找回密码
 注册
关于网站域名变更的通知
查看: 2270|回复: 10
打印 上一主题 下一主题

如何看待LVDS信号所引入的1.2V共模分量

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-1-3 18:27 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
任何信号都可分解为差模信号和共模信号的叠加,而在差分传输中,共模分量的存在是我们所不希望的,如果说信号参考基准为零,那么理论上信号的共模分量成分即为零,也就是我们在预置端接时不用考虑共模信号的端接。
1 J' @& K3 y# d4 w. O( R但对于LVDS信号来说,其参考基准电位为1.2V,差模信号的端接策略对于共模信号的作用是不存在的,共模成分在驱动端和接收端的震荡将会引入额外的EMI,那么作为高速互联的标准之一LVDS,为什么要添加这个1.2V  DC成分呢?

该用户从未签到

2#
发表于 2009-1-10 21:52 | 只看该作者
那是因为driver没有办法输出负电压呀!

该用户从未签到

3#
发表于 2009-1-12 10:25 | 只看该作者
支持一下楼上的,那个1.2就是驱动器的偏置电压!

该用户从未签到

4#
 楼主| 发表于 2009-1-12 12:43 | 只看该作者
谁给贴一个LVDS驱动端和接收端的晶体管级电路图

该用户从未签到

5#
发表于 2009-1-12 15:52 | 只看该作者
看看这个啊!

ScreenHunter_01 Jan. 12 15.51.gif (16.17 KB, 下载次数: 4)

ScreenHunter_01 Jan. 12 15.51.gif

评分

参与人数 1贡献 +5 收起 理由
forevercgh + 5 thanks all the same

查看全部评分

该用户从未签到

6#
 楼主| 发表于 2009-1-13 16:41 | 只看该作者
看看这个啊!
7 f9 x% k* h1 R. J' q8 keven_zhou 发表于 2009-1-12 15:52
* ~6 }# [- s+ L( V( D
9 \9 o7 a5 M. |* ]8 k- e" J
需要 晶体管级 LVDS BUFFER电路

该用户从未签到

7#
发表于 2009-1-13 17:09 | 只看该作者
需要 晶体管级 LVDS BUFFER电路
2 }  i& U- ~7 Sforevercgh 发表于 2009-1-13 16:41
. Z/ o- v2 k9 G, n  ^! R
你需要晶体管级LVDS BUFFER电路,是要具体的电路图,是这个意思吗?

该用户从未签到

8#
发表于 2009-1-13 17:15 | 只看该作者
差分信号发送器:将非平衡传输的TTL电平信号转换成平衡传输的LVDS信号.可以由IC DS90C031来完成.) c+ X% I9 _" J; z; d/ \
差分信号接收器:将平衡传输的LVDS信号转换成非平衡传输的TTL信号.可以由ICDS90C032来完成.6 ^2 |/ Y+ O- ^9 ^, t
要是需要的话,我可以在帮你查查!!!

该用户从未签到

9#
 楼主| 发表于 2009-1-14 20:56 | 只看该作者

' D$ S( n' `: ~0 ^- C' t, \$ i1 Y上图为驱动端
% h) w, ^  d! w& Q; R% Y" Y4 }# V% s4 n8 ~  f
至今未找到接收端晶体管级电路

该用户从未签到

10#
发表于 2009-1-15 10:16 | 只看该作者
看看~~~~~~~~~

01 Jan. 15 10.15.gif (11.73 KB, 下载次数: 2)

01 Jan. 15 10.15.gif

该用户从未签到

11#
 楼主| 发表于 2009-1-15 10:29 | 只看该作者
谢谢楼上: Z% g+ b4 s) n, O5 L% }# k. i: S
不过此图早前见过,但是接收端并非晶体管电路,仅是个buffer符号。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-19 04:19 , Processed in 0.078125 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表