找回密码
 注册
关于网站域名变更的通知
查看: 3792|回复: 8
打印 上一主题 下一主题

处理器和SDRAM之间的数据总线,地址总线中间一定要加电阻吗?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-1-2 15:02 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
处理器和SDRAM之间的数据总线,地址总线,一定要加电阻吗?(信号完整性)! f6 L6 E: c" c3 T4 J, V$ }. U: M
俺也是个初学者,对信号完整性了解不多。只是看到参考电路上,DSP单片机)和SDRAM之间的数据总线,地址总线中间都加了小电阻。感觉是信号完整性用的 。
/ i+ \+ \1 E) B$ G$ y但是现在布线的时候,感觉比较麻烦,不如不加这个呢。所以,我想问一下。
$ U( P8 ?: A+ ^* O8 q4 j3 Z4 dDSP(单片机)和SDRAM之间的数据总线,地址总线,一定要加电阻吗?什么时候一定要加?

该用户从未签到

2#
发表于 2009-1-3 09:43 | 只看该作者
最好是加上去,为了以后的阻抗匹配!   % r" c- v- x8 j4 t
  
2 `+ d& i. F' ?! g6 @% b. \4 P  还有就是看你的时钟处理速度,速度不高,距离不远的话可以不加!: T) N( o. E. f6 T, s9 Z8 C
7 \/ F. w/ `, y; i' o7 ^
   我做得板子除了端口一般很少用匹配电阻

该用户从未签到

3#
发表于 2009-1-3 11:58 | 只看该作者
不一定,看应用情况!
# C+ j" j9 }5 P3 e9 j1 _1 @  M我曾经测试并稳定使用过SDRAM跑到166MHz没有串联电阻

该用户从未签到

4#
发表于 2009-1-3 11:59 | 只看该作者
而且还要看你的Layout做得怎么样!

该用户从未签到

5#
发表于 2009-2-3 10:40 | 只看该作者
学习中

该用户从未签到

6#
发表于 2010-7-16 15:12 | 只看该作者
回复 3# tigerish
% w3 `) _& @$ p' c: _5 A& @' F- j( P

, Z: J& p5 N$ X, H, p6 p- r) C    我现在正在做sdram,不做匹配能跑166M,怎么layout,有什么特殊要求没?

该用户从未签到

7#
发表于 2010-11-22 12:34 | 只看该作者
:):):)
  • TA的每日心情
    开心
    2025-6-26 15:00
  • 签到天数: 260 天

    [LV.8]以坛为家I

    8#
    发表于 2011-3-4 09:35 | 只看该作者
    要看布板情况而定。

    该用户从未签到

    9#
    发表于 2011-8-25 20:50 | 只看该作者
    额,我也见过166不加匹配的,但是我自己仿真的时候还是会看到过冲。。是不是layout方面有什么特殊的做法啊,望高手指点啊!!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-29 15:02 , Processed in 0.078125 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表