找回密码
 注册
查看: 1143|回复: 19
打印 上一主题 下一主题

2017年10月27日QA检查报告节选

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2017-10-28 08:59 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
1.CPU FAN电源加粗
1 Q8 [6 ~$ x( C2 f5 j$ ` % G8 @7 o( _: u! K

该用户从未签到

推荐
 楼主| 发表于 2017-10-28 09:01 | 只看该作者
9.其它层的信号与射频主干道尽量保持垂直; B* W7 Q6 m- ]# u

, q& n3 a8 F( C; r( N

该用户从未签到

推荐
 楼主| 发表于 2017-10-28 09:01 | 只看该作者
6.晶体电源没有加粗,匹配电阻位置也不对/ O+ c: M" X' R5 S4 b( C

! P# @) n$ |  w4 [8 Y! Q

该用户从未签到

推荐
发表于 2017-11-1 10:20 | 只看该作者
缺少或者有多余的钢网,这个是怎么检查的,肉眼一个个查吗?还是怎么弄?

该用户从未签到

2#
 楼主| 发表于 2017-10-28 09:00 | 只看该作者
2.MOS管接地管脚多加一些过孔。
# ^/ h5 b3 Y3 A$ l 4 p2 Z. z' U% [3 D% U, u- h; W

该用户从未签到

3#
 楼主| 发表于 2017-10-28 09:00 | 只看该作者
3.带变压器网口下方挖空处理8 s7 `/ i" \( R$ N! G5 H" g

! \: x2 S0 J; y+ E6 o3 @. l$ m

该用户从未签到

4#
 楼主| 发表于 2017-10-28 09:00 | 只看该作者
4.电源瓶颈
  }  D* ?% ~9 @+ E + C2 j7 c! ]- {" B, q8 ^& w( u

该用户从未签到

5#
 楼主| 发表于 2017-10-28 09:00 | 只看该作者
5.电源没有加粗' E- Q( d2 ~* @( J. P
" H3 B9 V3 P' X1 @+ {

该用户从未签到

7#
 楼主| 发表于 2017-10-28 09:01 | 只看该作者
7.DDR参考面不完整
6 k3 [( I2 Z. b / E1 @& f0 Z; q, Y- I

该用户从未签到

8#
 楼主| 发表于 2017-10-28 09:01 | 只看该作者
8.RX和TX分别等长  B( I# [: z. X+ D; x

6 F0 e7 A) d* D+ i. V3 Y

该用户从未签到

11#
 楼主| 发表于 2017-10-28 09:02 | 只看该作者
10.钢网层有多余的钢网
9 T# i2 E+ v  |( e0 e7 G  ~4 ^
5 Y9 A1 z) t+ `" N/ R% o

该用户从未签到

12#
 楼主| 发表于 2017-10-28 09:02 | 只看该作者
11.有线在隔离盘下
$ J9 [6 x. s6 I: m& G 2 Y% ^# P2 p6 k& m0 o9 M
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-25 02:24 , Processed in 0.093750 second(s), 30 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表