找回密码
 注册
关于网站域名变更的通知
查看: 563|回复: 0
打印 上一主题 下一主题

学会基础,才能开始电路设计~

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2017-10-21 11:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

0 k/ ^5 C. \# q& j5 j  J( j& w$ h嵌入式设计是个庞大的工程,今天就说说硬件电路设计方面的几个注意事项,首先,咱们了解下嵌入式的硬件构架。
/ f) W% Y  ~+ h/ d! H# L
4 l) I- t3 u: r: [: n4 ]& U我们知道,CPU是这个系统的灵魂,所有的外围配置都与其相关联,这也突出了嵌入式设计的一个特点硬件可剪裁。在做嵌入式硬件设计中,以下几点需要关注。3 n* h5 Y. C/ _% g
9 b1 t# A, x' ?  G' \- E- O
第一、电源确定
1 b$ Y2 _) M! e& A+ F8 p
* b$ Q' K* w4 g8 m电源对于嵌入式系统中的作用可以看做是空气对人体的作用,甚至更重要:人呼吸的空气中有氧气、二氧化碳和氮气等但是含量稳定,这就相当于电源系统中各种杂波,我们希望得到纯净和稳定符合要求的电源,但由于各种因素制约,只是我们的梦想。这个要关注两个方面:2 s- K# p! S2 J

! ~2 c4 R( Z6 S0 \$ P: Z  Ya、电压# S. `9 |6 i( V- y: P
嵌入式系统需要各种量级的电源比如常见的5v、3.3v、1.8v等,为尽量减小电源的纹波,在嵌入式系统中使用LDO器件。如果采用DCDC不仅个头大,其纹波也是一个很头疼的问题。
0 z5 n* t% P. M) O7 T" N3 t  X9 P- w' D/ e: z4 V6 L, w% H' x
b、电流  p+ ], p9 w* s: O( _! g
嵌入式系统的正常运行不但需要稳定足够的电源,还要有足够的电流,因此在选择电源器件的时候需要考虑其负载,我设计时一般留有30%的余量。5 Y0 u7 q  I7 U9 ?; o
如果是多层板,电源部分在layout的时候需电源分割,这时需要注意分割路径,尽量将一定量的电源放置在一起。如果是双面板,则走线宽度需要注意,在板子允许的情况下尽量加宽。合适的退耦电容尽量靠近电源管脚。  @# d% q! Z1 R+ i6 P# ]

( D9 C. W) ]' @; F* S第二、 晶振确定
8 H9 G) g& o' y9 B: e  R7 j2 s; C' f# C8 D7 D( N! s' ^
晶振相当于嵌入式系统的心脏,其稳定与否直接关系其运行状态和通讯性能。常见的振有无源晶振,有源晶振,首先要确定其振荡频率,其次要确定晶振类型。
7 b' h7 B' @7 g4 M/ j( O2 p$ V( n) @3 Y1 ?
a、无源晶振/ m* ?% y8 A. n# ]7 g
其匹配电容和匹配电阻的选择,这部分一般依据参考手册。在单片机设计中,经常使用插件晶振配合瓷片电容。在ARM中,为了减少空间和便于布线,经常使用四角无源晶振配合贴片电容。虽然我们对于固定晶振的匹配电路比较熟悉,但是为了达到万无一失,还是要看参考手册确定电容大小,是否需要匹配电阻等细节。
8 `! k( y6 a" I. f7 x
( s$ e( F) d) P  F" ^* Sb、有源晶振2 e/ K5 p: X: v! J6 t
具有更好的更准确的时钟信号,但是相比之下,比无缘晶振价格高,因此这也是在硬件电路设计中需要关注的成本。1 v: T* t) j! J( ~0 w1 N
6 o6 X, v/ c7 P" p# q8 I
在做电路板设计时需要注意晶振走线尽量靠近芯片,关键信号远离时钟走线。在条件允许的情况下增加接地保护环。如果是多层板,也要讲关键信号远离晶振的走线。
  h; u. M$ s2 s1 ^2 x/ i$ ?( v0 ?: x, J' ~8 M
第三、 预留测试IO口7 h* _/ m- e3 T" h* ]

* M$ F& S. ~/ u1 M5 M8 c6 p, K在嵌入式调试阶段,在管脚资源丰富的情况下,我通常预留一个IO口连接led或者喇叭,为下一步软件的编写做铺垫。在嵌入式系统运行过程中适当控制该IO接口,从而判断系统是否正常运行。
7 o2 k5 D; {" ]% T4 u. D. W  r3 `3 q# C
* z" d) y3 d: C9 K, I第四、外扩存储设备
5 p+ Y/ m- D6 o+ e5 A+ E6 M- t1 N4 E) M0 p. o7 C- ~( V6 u
一个嵌入式系统如果有电源、晶振和CPU,那么这就是我们熟悉的最小系统。如果该嵌入式系统需要运行大点的操作系统,那么不但需要CPU具有MMU,CPU还需要外接SDRAM和NANDFLASH。如果该cpu具有SDRAM和NANDFLASH控制器,那么在硬件设计上不用过多的考虑地址线的使用。如果没有相关的控制器,那么需要注意地址线的使用。
- M; V& |' X4 \) l; H
: E; V/ i( F" v1 y5 [这部分在LAYOUT的时候是一个重点,究其原因就是要使相关信号线等长以确保信号的延时相等,时钟和DQS的差分信号线走线。在布线的时候各种布线技巧需要综合使用,例如与CPU对称分布,菊花链布线、T型布线,这都需要依据内存的个数多少来进行选择,一般来说个数越多,布线越复杂,但是知道其关键点,一切迎刃而解。
, C- {3 `3 I" [" i7 ]; c) `5 Y/ H+ c2 a9 Z  u! G
第五、功能接口
" k: `% O( G0 k9 e5 D5 L- @% O5 D1 ^
一个嵌入式系统最重要的就是通过各种接口来控制外围模块,达到设计者预设的目的。常用的接口有串口(可用来连接蓝牙,wifi和3G等模块),USB接口、 网络接口、JTAG接口、音视频接口、HDMI接口等等。由于这些接口与外部模块连接,做好电磁兼容设计是重要的一项工作。除此之外,在LAYOUT的时候注意差分线的使用。
6 J% _6 C/ ?6 _1 S! ]7 H' V: o0 o* k) [
第六、屏幕
# B  c5 l+ y+ n) M
' M9 l) Z3 \" Q  E4 ?7 y! v这个功能之所以单独列出来,是由于其可有可无。如果一个嵌入式系统只是作为一个连接器连接外围设备模块,通过相关接口连接到电脑主机或者直接挂在网络上,那么屏幕就不需要了。但是如果做出来的是一个消费类产品,与用户交互频繁,这就不得不唠叨几句。
' p3 {6 H. ^& z1 g" f" D
+ m4 J; U7 w- l/ \$ j9 E电容屏幕是嵌入式屏幕的首选,在电路设计中需要注意触屏连接线和显示屏连接线的布局。在走线的过程中尽量短的靠近主控cpu,同时注意配对信号走差分线,RGB控制信号走等长。各种信号走线间距遵循3W规则,避免相互干扰。 在屏幕的设计中,一定要确保功率和防止干扰,以防屏幕闪屏和花屏现象的出现。

+ X! _' p$ t$ x) ^0 m
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-22 03:05 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表