|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 oak 于 2016-12-2 14:49 编辑 ' f: v; b2 }' v B
7 k; u8 s3 b& l: ]: G. N! X各位大神,
9 S) h' ]) b& b& F* r4 g$ H% q$ T
最近在学习siwave(版本号:17.2)仿真PCB,公司Layout使用的软件是altium Designer 14,需要将AD绘制好的PCB导出到SIWave里面进行仿真,我是用的导出方法是:
2 a4 ^) G, B( z. H* e0 i( q使用AD导出工程为ANF格式,再将ANF格式的文件导入到SIWave,但是发现出现了如下问题(如图M.2所示):7 b2 C3 m+ }9 V) ~5 E6 ?
1. 一个net会有很多段线组成,有明显的分界点,并且在分界点处有各种重叠的点。
5 o5 }( f1 p4 r f) L" g8 f2. 里面有很多重叠的Trace,并且使用Validation Check自动修复功能修复不掉。
, V% U9 M* ?1 `' p' h. Q- j6 S4 ?9 A9 S) i8 V* n3 }) I* a5 U! {5 z" ]
但是使用allegro PCB Editor Layout的版图导入SIWave就没有此问题,导入后显得很干净,没有明显的接点显示,如图USB所示:
: n5 _7 Z% j9 g/ G3 O导入方法为,使用Allegro画的PCB保存为.brd文件,使用SIWave直接导入。
4 f) t+ v3 f2 L; h9 u3 b; h; |: F1 ^( Y, X' T
其实AD画的版图导入ADS去仿真的话会出现同样的情况,个人该觉应该是AD的设置原因(AD源文件如附件所示)。。。
^/ L0 Q- x, ]9 D5 z5 v大神们,请问这种情况是不是AD的设置原因呢?如果是,请问应该如何设置呢?感激不尽。。。 }7 E2 \2 u! N f
|
|